最新消息: USBMI致力于为网友们分享Windows、安卓、IOS等主流手机系统相关的资讯以及评测、同时提供相关教程、应用、软件下载等服务。

计算机组成原理重点题型选择填空综合简答

IT圈 admin 23浏览 0评论

2024年3月10日发(作者:仍醉卉)

1、为了缩短指令中地址码的位数,应采用以下那种寻址?

A.立即数 B.寄存器 C.直接

2、当定点数加减法运算采用双符号位时,发生负溢出的特征是双符号位为【 C 】

A.00 B.01 C.10 D.11

3、动态存储器的最大刷新周期为【 A 】。

A.2ms B.2µs C.5µs D.500ns

4、十进制数-1的IEEE754实用短浮点格式的代码为【 B 】。

A.00000000

B.10000000

C.00000000

D.11000000

5、动态存储器(DRAM)依靠【 D 】。

A. 门电路存储信息 B.触发器存储信息

C. 多路开关存储信息 D.电容电荷存储信息

6、在浮点加减运算中,对阶的原则是【 C 】。

A. 大阶向小阶对齐 B.被加数向加数对齐

C.小阶向大阶对齐 D.加数向被加数对齐

7、在原码乘除法中,符号位单独运算,数值部分采用【 A 】进行运算。

A. 绝对值 B. 原码

C. 补码 D. 反码

8、下列说法中哪个是错误的?

A 符号相同的两个数相减是不会产生溢出的

B.符号不同的两个数相加是不会产生溢出的

C.逻辑运算是没有进位或借位的运算

D.浮点乘除运算需进行对阶操作

9、设机器数字长8位(含2位符号位),若机器数DAH为补码,则算术左移一位得

,算术右移一位得 。

A.B4H EDH B.F4H 6DH

C.B5H EDH D.B4H 6DH

10、下列 不属于设计微指令结构时所追求的目标?

A.增大控制存储器的容量

B.提高徽程序的执行速度

C.缩短微指令的长度

二、分析计算题

1. 假设要传送的数据信息1010,若约定的生成多项式为:

G(x)=x

3

+1,请问应附加的校验位是什么?发送的CRC编码是什么? 应附加的校验位是

011,CRC编码为1010011。假定在接收到端接收到的信息为1000011,说明是如何检测其错

误的? 在接收端对收到信息1000011与1001作模2除,由于余数不为零,所以检测到是

发生了错误。

2、根据操作数所在的位置,指出其寻址方式。

(1) 操作数在寄存器中,是什么寻址方式? 寄存器寻址

(2) 操作数地址在寄存器中,是什么寻址方式? 寄存器间接寻址

(3) 操作数在指令中,是什么寻址方式? 立即寻址

(4) 操作数地址在指令中,是什么寻址方式? 存储器直接寻址

(5) 操作数地址为某一寄存器中的内容与位移量之和,可以是什么寻址方式? 相对寻址、

基址寻址、变址寻址

(6) 操作数地址采用默认寄器,是什么寻址方式?隐含寻址

3、假定一个32位的微处理器,指令字长32位,每条指令由两部分组成,其中第一个字节

为操作码,剩余的为立即数或操作数地址。

(1) 可直接访问的最大主存空间是多少? 可直接访问的最大主存空间是16MB

(2) 指令寄存器各需要多少位? 指令寄存器32位

(3)该微处理器运算电路是多少位? 运算电路32位

4、某计算机具有24位地址线,按其最大寻址能力配置了一个主存储器,(1)、存储器容量

是多少? 容量为16M (2)、如果用2M×4位的存储器芯片构造该存储器,共需多少芯片?

需16个存储芯片(2M×4位)(3)、该存储器需要多少个片选信号?用哪些地址信号去产生

些片选信号?

三、简答题

1、Cache命中率和哪些因素有关? 命中率的大小与CACHE的容量、块的大小、CACHE

的映象方式及替换算法、CACHE的级数都有关系。

2、SRAM依靠什么存储信息?DRAM依靠什么存储信息?何为存“0”?何为存“1”? SRAM

依靠双稳态电路存储信息,一种稳态是“0”则另一种状态就为“1”;DRAM依靠电容能充、

放电来存储信息。充有电荷为“1”,无电荷则为存储“0”。

四、综合应用题

1、某机型CPU的寻址范围为64KB,要求从6000H开始接有4片8KB的存储器,要求:

(1) 写出每片RAM的地址范围? 4片的寻址范围分别是: 6000H-7FFFH、

8000H-9FFFH、A000H-BFFFH、C000H-DFFFH

(2) 画出选片控制的译码逻辑图;

(3) 如果运行时发现不论往哪片存储器写入数据,以A000H为起始地址的存储器芯

片都有相同的数据,请分析故障原因?说明译码器有错误,Y5输出始终为低,

从而使相应的芯片始终选中

2、设计算机的主存储器为64K×16位,采用直接地址映像方式的高速缓存容量为1K字,

每块4字。(1)主存储器的地址分为哪几个字段?每个字段的位数是多少?主存的容量为

64K字,每字16位 主存字地址有16位。分为区号、区内块号、块内地址。分别为6位、

8位,2位。(2)高速缓存地址的标志字段、块号和块内地址字段分别有多少位?1K=2

10

高速缓存字地址为10位直接地址映像的高速缓存用区号作为标志,标志字段即区号6位。

块内地址2位。高速缓存块号有10-2=8位(3)高速缓存中可装入多少块数据? 2

8

=256

高速缓存中可装入256块数据。

3、某微处理器具有一个16KB容量的、采用直接相联映像方式的CACHE。假定块大小为

32字节,问主存20位地址空间的8000AH的单元应该映象到CACHE中的哪一块位置? 块

内的地址又是多少? 结果:100000, 000000000, 01010

区号 块号 块内地址

需8个片选信号,用高3位的地址码作为3-8译码器的输入信号。

2024年3月10日发(作者:仍醉卉)

1、为了缩短指令中地址码的位数,应采用以下那种寻址?

A.立即数 B.寄存器 C.直接

2、当定点数加减法运算采用双符号位时,发生负溢出的特征是双符号位为【 C 】

A.00 B.01 C.10 D.11

3、动态存储器的最大刷新周期为【 A 】。

A.2ms B.2µs C.5µs D.500ns

4、十进制数-1的IEEE754实用短浮点格式的代码为【 B 】。

A.00000000

B.10000000

C.00000000

D.11000000

5、动态存储器(DRAM)依靠【 D 】。

A. 门电路存储信息 B.触发器存储信息

C. 多路开关存储信息 D.电容电荷存储信息

6、在浮点加减运算中,对阶的原则是【 C 】。

A. 大阶向小阶对齐 B.被加数向加数对齐

C.小阶向大阶对齐 D.加数向被加数对齐

7、在原码乘除法中,符号位单独运算,数值部分采用【 A 】进行运算。

A. 绝对值 B. 原码

C. 补码 D. 反码

8、下列说法中哪个是错误的?

A 符号相同的两个数相减是不会产生溢出的

B.符号不同的两个数相加是不会产生溢出的

C.逻辑运算是没有进位或借位的运算

D.浮点乘除运算需进行对阶操作

9、设机器数字长8位(含2位符号位),若机器数DAH为补码,则算术左移一位得

,算术右移一位得 。

A.B4H EDH B.F4H 6DH

C.B5H EDH D.B4H 6DH

10、下列 不属于设计微指令结构时所追求的目标?

A.增大控制存储器的容量

B.提高徽程序的执行速度

C.缩短微指令的长度

二、分析计算题

1. 假设要传送的数据信息1010,若约定的生成多项式为:

G(x)=x

3

+1,请问应附加的校验位是什么?发送的CRC编码是什么? 应附加的校验位是

011,CRC编码为1010011。假定在接收到端接收到的信息为1000011,说明是如何检测其错

误的? 在接收端对收到信息1000011与1001作模2除,由于余数不为零,所以检测到是

发生了错误。

2、根据操作数所在的位置,指出其寻址方式。

(1) 操作数在寄存器中,是什么寻址方式? 寄存器寻址

(2) 操作数地址在寄存器中,是什么寻址方式? 寄存器间接寻址

(3) 操作数在指令中,是什么寻址方式? 立即寻址

(4) 操作数地址在指令中,是什么寻址方式? 存储器直接寻址

(5) 操作数地址为某一寄存器中的内容与位移量之和,可以是什么寻址方式? 相对寻址、

基址寻址、变址寻址

(6) 操作数地址采用默认寄器,是什么寻址方式?隐含寻址

3、假定一个32位的微处理器,指令字长32位,每条指令由两部分组成,其中第一个字节

为操作码,剩余的为立即数或操作数地址。

(1) 可直接访问的最大主存空间是多少? 可直接访问的最大主存空间是16MB

(2) 指令寄存器各需要多少位? 指令寄存器32位

(3)该微处理器运算电路是多少位? 运算电路32位

4、某计算机具有24位地址线,按其最大寻址能力配置了一个主存储器,(1)、存储器容量

是多少? 容量为16M (2)、如果用2M×4位的存储器芯片构造该存储器,共需多少芯片?

需16个存储芯片(2M×4位)(3)、该存储器需要多少个片选信号?用哪些地址信号去产生

些片选信号?

三、简答题

1、Cache命中率和哪些因素有关? 命中率的大小与CACHE的容量、块的大小、CACHE

的映象方式及替换算法、CACHE的级数都有关系。

2、SRAM依靠什么存储信息?DRAM依靠什么存储信息?何为存“0”?何为存“1”? SRAM

依靠双稳态电路存储信息,一种稳态是“0”则另一种状态就为“1”;DRAM依靠电容能充、

放电来存储信息。充有电荷为“1”,无电荷则为存储“0”。

四、综合应用题

1、某机型CPU的寻址范围为64KB,要求从6000H开始接有4片8KB的存储器,要求:

(1) 写出每片RAM的地址范围? 4片的寻址范围分别是: 6000H-7FFFH、

8000H-9FFFH、A000H-BFFFH、C000H-DFFFH

(2) 画出选片控制的译码逻辑图;

(3) 如果运行时发现不论往哪片存储器写入数据,以A000H为起始地址的存储器芯

片都有相同的数据,请分析故障原因?说明译码器有错误,Y5输出始终为低,

从而使相应的芯片始终选中

2、设计算机的主存储器为64K×16位,采用直接地址映像方式的高速缓存容量为1K字,

每块4字。(1)主存储器的地址分为哪几个字段?每个字段的位数是多少?主存的容量为

64K字,每字16位 主存字地址有16位。分为区号、区内块号、块内地址。分别为6位、

8位,2位。(2)高速缓存地址的标志字段、块号和块内地址字段分别有多少位?1K=2

10

高速缓存字地址为10位直接地址映像的高速缓存用区号作为标志,标志字段即区号6位。

块内地址2位。高速缓存块号有10-2=8位(3)高速缓存中可装入多少块数据? 2

8

=256

高速缓存中可装入256块数据。

3、某微处理器具有一个16KB容量的、采用直接相联映像方式的CACHE。假定块大小为

32字节,问主存20位地址空间的8000AH的单元应该映象到CACHE中的哪一块位置? 块

内的地址又是多少? 结果:100000, 000000000, 01010

区号 块号 块内地址

需8个片选信号,用高3位的地址码作为3-8译码器的输入信号。

发布评论

评论列表 (0)

  1. 暂无评论