最新消息: USBMI致力于为网友们分享Windows、安卓、IOS等主流手机系统相关的资讯以及评测、同时提供相关教程、应用、软件下载等服务。

MT8980D中文版

IT圈 admin 29浏览 0评论

2024年4月1日发(作者:圣碧白)

MT8980D数字交换机

产品特点:1、MITEL 串行通信总线兼容

2、8行×32通道输入

3、8行×32通道输出

4、256端口无阻塞交换

5、单电源(+5 V)

6、低功耗:30mW类型

7、微处理器控制接口

8、三态串行输出

订购信息:MT8980DE40引脚双列直插式封装(塑料)

MT8980DP44引脚塑料方形芯片封装

-40°C至+85°C

描述:MT8980D这种超大规摸集成电路ISO—CMOS(感光互补金属氧化物半导

体)器件的设计,是用于在微处理器的控制下进行的PCM编码的语音或数据的交

换,或用于一个现代化的专用用户交换机以及中心办公局。它提供最多256个

84Kbit/通道的同步连接,八条串行输入或输出通道中的每一条都是由32个

64Kbit/s信道复用成为一条2048Kbit/s的ST-BUS数据流。另外,MT8980D还为

微处理器提供到指定ST-BUS通道的读写通道。

图1 功能框图

图2 引脚连接

引脚说明:

引脚

40 44

DIP PLCC

名字 介绍

数据响应(漏极开路输出)。这是给微处理器接

口的数据响应。该引脚被拉低,表明该芯片已

经完成对数据的操作,需要用一个999

1

W

的电阻作为上拉电阻。

4

1 2

DTA

2-4

5-9

10

3-5

7-11

12

STi0-STi2

ST-BUS输入0到2(输入)。这些脚输入

2048Kbit/s的ST-BUS数据流。

ST-BUS输入3到7(输入)。这些脚输入

STi3-STi7

2048Kbit/s的ST-BUS数据流。

V

DD

电源输入。提供正电源。

F0i

帧脉冲(输入)。这是用于2048Kbit/s的

11 13

F0i

ST-BUS数据流的帧同步脉冲输入。该引脚为

低则在下一个

C4i

的下降沿来时引起内部计

数器复位。

4.096MHz时钟(输入)。它的下降沿用以确定

ST-BUS的比特单元的边界。

A0-A2地址线(输入)。这些脚是微处理器接口

输入的地址线

A3-A5

地址线(输入)。这些脚是微处理器接口

输入的地址线

数据选通(输入)。该脚为高时表示处理器接口

2

12

13-15

16-18

19

14

15-17

19-21

22

C4i

A0-A2

A3-A5

DS

2024年4月1日发(作者:圣碧白)

MT8980D数字交换机

产品特点:1、MITEL 串行通信总线兼容

2、8行×32通道输入

3、8行×32通道输出

4、256端口无阻塞交换

5、单电源(+5 V)

6、低功耗:30mW类型

7、微处理器控制接口

8、三态串行输出

订购信息:MT8980DE40引脚双列直插式封装(塑料)

MT8980DP44引脚塑料方形芯片封装

-40°C至+85°C

描述:MT8980D这种超大规摸集成电路ISO—CMOS(感光互补金属氧化物半导

体)器件的设计,是用于在微处理器的控制下进行的PCM编码的语音或数据的交

换,或用于一个现代化的专用用户交换机以及中心办公局。它提供最多256个

84Kbit/通道的同步连接,八条串行输入或输出通道中的每一条都是由32个

64Kbit/s信道复用成为一条2048Kbit/s的ST-BUS数据流。另外,MT8980D还为

微处理器提供到指定ST-BUS通道的读写通道。

图1 功能框图

图2 引脚连接

引脚说明:

引脚

40 44

DIP PLCC

名字 介绍

数据响应(漏极开路输出)。这是给微处理器接

口的数据响应。该引脚被拉低,表明该芯片已

经完成对数据的操作,需要用一个999

1

W

的电阻作为上拉电阻。

4

1 2

DTA

2-4

5-9

10

3-5

7-11

12

STi0-STi2

ST-BUS输入0到2(输入)。这些脚输入

2048Kbit/s的ST-BUS数据流。

ST-BUS输入3到7(输入)。这些脚输入

STi3-STi7

2048Kbit/s的ST-BUS数据流。

V

DD

电源输入。提供正电源。

F0i

帧脉冲(输入)。这是用于2048Kbit/s的

11 13

F0i

ST-BUS数据流的帧同步脉冲输入。该引脚为

低则在下一个

C4i

的下降沿来时引起内部计

数器复位。

4.096MHz时钟(输入)。它的下降沿用以确定

ST-BUS的比特单元的边界。

A0-A2地址线(输入)。这些脚是微处理器接口

输入的地址线

A3-A5

地址线(输入)。这些脚是微处理器接口

输入的地址线

数据选通(输入)。该脚为高时表示处理器接口

2

12

13-15

16-18

19

14

15-17

19-21

22

C4i

A0-A2

A3-A5

DS

发布评论

评论列表 (0)

  1. 暂无评论