2024年4月2日发(作者:常舒荣)
DS923 (v1.15) 2020 年 3 月 13 日
条款中英文版本如有歧义,概以英文版本为准。
产品规格
综述
赛灵思 Virtex
®
UltraScale+
™
FPGA 支持 -3、-2 和 -1 速度等级,其中 -3E 器件性能最高。-2LE 器件可以 0.85V 或 0.72V 的 V
CCINT
电压
工作,并提供更低的最大静态功耗。使用以 V
CCINT
= 0.85V 工作的 -2LE 器件时,L 器件的速度规格与 -2I 速度等级相同。以 V
CCINT
=
0.72V 工作时,-2LE 器件的性能以及静态和动态功耗都将下降。
DC 和 AC 特性按以下温度范围来指定:扩展级 (E)、工业级 (I) 和军工级 (M)。除正常工作的温度外或者除非另行说明,否则特定速度等级
的所有 DC 和 AC 电气参数都相同(即,-1 速度等级的扩展级器件的时序特性与 -1 速度等级的工业级器件相同)。但在每个温度范围
内,仅限选定的速度等级和/或器件才可用。
本数据手册中的 XQ 参考信息仅适用于 XQ 加固型封装中可用的器件。请参阅《军用级 UltraScale 架构数据手册:简介》(DS895),以获
取有关 XQ 军用级器件编号、封装和订购的更多信息。
所有供电电压和结温规格均代表最差情况下的规格。所含参数为常用设计和典型应用的公用参数。
本数据手册属于 Virtex UltraScale+ FPGA 的整体文档集合的一部分,可通过赛灵思网站获取。
DC 特性
绝对最大额定值
表 1:绝对最大额定值
标识
FPGA 逻辑
V
CCINT
V
CCINT_IO
2
V
CCAUX
V
CCBRAM
V
CCO
V
CCAUX_IO
3
V
REF
内部供电电压
I/O bank 的内部供电电压
辅助供电电压
块 RAM 内存的供电电压
HD I/O bank 的输出驱动供电电压(仅限 VU19P)
HP I/O bank 的输出驱动供电电压
I/O bank 的辅助供电电压
输入参考电压
-0.500
-0.500
-0.500
-0.500
-0.500
-0.500
-0.500
-0.500
1.000
1.000
2.000
1.000
3.400
2.000
2.000
2.000
V
V
V
V
V
V
V
V
描述
1
最小值最大值单位
DS923 (v1.15) 2020 年 3 月 13 日
产品规格
Send Feedback
Virtex UltraScale+ FPGA 数据手册: DC 和 AC 开关特性
DS923 (v1.15) 2020
产品规格
年 3 月 13 日
Send Feedback
Virtex UltraScale+ FPGA 数据手册: DC 和 AC 开关特性
表 21:速度等级指定(按器件) (续)
器件
XQVU11P
速度等级、温度范围和 V
CCINT
工作电压
AdvancePreliminary
-2I (V
CCINT
= 0.85V)
-1I (V
CCINT
= 0.85V)
注释:
1.最低功耗的 -2L 器件(其中 V
CCINT
= 0.72V)在 Vivado Design Suite 中列为 -2LV。
-2LE (V
CCINT
= 0.85V),-2LE (V
CCINT
= 0.72V)
1
量产
量产硅片和软件状态
在某些情况下,会先将某一特定系列的成员(和速度等级)发布到量产环境,然后再以正确的标签(Advance、Preliminary 和量产)来发
布速度规格。在后续速度规格发布中会纠正所有标签差异。
表 22 列出了已发布的量产级 Virtex UltraScale+ FPGA、速度等级和对应受支持的最低速度规格版本以及 Vivado 软件修订。其中列出的
Vivado 软件和速度规格均为量产所需的最低版本。所有后续发布的软件版本和速度规格均有效。
表 22:Virtex UltraScale+ FPGA 器件量产软件和速度规格发布版本
速度等级和 V
CCINT
工作电压
1
器件
0.90V
-3
XCVU3P
XCVU5P
XCVU7P
XCVU9P
XCVU11P
XCVU13P
XCVU19P
XCVU27P
XCVU29P
XCVU31P
XCVU33P
XCVU35P
XCVU37P
XCVU45P
XCVU47P
XQVU3P
XQVU7P
XQVU11P
注释:
1.空白条目表示处于 Advance 或 Preliminary 状态的器件和/或速度等级。
Vivado 工具 2018.1 v1.19
Vivado 工具 2018.1 v1.19
Vivado 工具 2018.1 v1.19
Vivado 工具 2018.1 v1.19
Vivado 工具 2017.4.1 v1.18
Vivado 工具 2017.4.1 v1.18
不适用
Vivado 工具 2019.2 v1.28
Vivado 工具 2019.2 v1.28
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
不适用
不适用
不适用
Vivado 工具 2019.1.3 v1.27
Vivado 工具 2019.1.3 v1.27
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2018.3 v1.23
Vivado 工具 2018.3.1 v1.23
Vivado 工具 2018.3.1 v1.23
-2
0.85V
-1-2L
0.72V
-2L
Vivado 工具 2017.1 v1.10
Vivado 工具 2017.2 v1.12
Vivado 工具 2017.2 v1.12
Vivado 工具 2017.2 v1.12
Vivado 工具 2017.2.1 v1.13
Vivado 工具 2017.2.1 v1.13
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
不适用不适用
Vivado 工具 2019.2 v1.28
Vivado 工具 2019.2 v1.28
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2018.3 v1.23
Vivado 工具 2018.3.1 v1.23
Vivado 工具 2018.3.1 v1.23
FPGA 逻辑性能特性
本节介绍了 Virtex UltraScale+ FPGA 中实现的一些常用功能和设计的性能特性。这些值同样遵循 AC 开关特性 节中的准则。
DS923 (v1.15) 2020 年 3 月 13 日
产品规格
Send Feedback
Virtex UltraScale+ FPGA 数据手册: DC 和 AC 开关特性
速度等级和 V
CCINT
工作电压
描述
I/O
Bank 类
型
HP
HP
HP
HD
HP
HD
0
0
0
0
0
0
0.90V
-3
最小值
LVDS TX DDR (OSERDES 4:1, 8:1)
LVDS TX SDR (OSERDES 2:1, 4:1)
LVDS RX DDR (ISERDES 1:4, 1:8)
1
LVDS RX DDR
LVDS RX SDR (ISERDES 1:2, 1:4)
1
LVDS RX SDR
最大值
1250
625
1250
250
625
125
最小值
0
0
0
0
0
0
-2
最大值
1250
625
1250
250
625
125
最小值
0
0
0
0
0
0
0.85V
-1
最大值
1250
625
1250
250
625
125
最小值
0
0
0
0
0
0
0.72V
-2
最大值
1250
625
1250
250
625
125
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
单位
DS923 (v1.15) 2020 年 3 月 13 日
产品规格
Send Feedback
Virtex UltraScale+ FPGA 数据手册: DC 和 AC 开关特性
表 25:
MIPI D-PHY 性能
I/O
Bank 类
型
HP
速度等级和 V
CCINT
工作电压
0.90V
-3
1500
-2
1500
0.85V
-1
1260
0.72V
-2
1260Mb/s
单位描述
MIPI D-PHY 发射器或接收器
速度等级和 V
CCINT
工作电压
描述
1
I/O Bank 类型0.90V
-3
1000BASE-X
注释:
1.1000BASE-X 支持以《适用于 CSMA/CD 访问方法和物理层面规范的 IEEE 标准》 (IEEE Std 802.3-2008) 为基础。
HP
-2
支持
0.85V
-1
0.72V
-2
表
27:
内存接口的最高物理接口 (PHY) 速率
速度等级和 V
CCINT
工作电压
内存标准DRAM 类型0.90V
-3
DDR4单列组件
单列 DIMM
1, 2
, 3
双列 DIMM
1, 4
四列 DIMM
1, 5
DDR3单列组件
单列 DIMM
1, 2
双列 DIMM
1, 4
四列 DIMM
1, 5
DDR3L单列组件
单列 DIMM
1, 2
双列 DIMM
1, 4
四列 DIMM
1, 5
QDR II+
RLDRAM 3
QDR IV XP
单列组件
6
单列组件
单列组件
2666
2400
2133
1600
2133
1866
1600
1066
1866
1600
1333
800
633
1200
1066
-2
2666
2400
2133
1600
2133
1866
1600
1066
1866
1600
1333
800
633
1200
1066
0.85V
-1
2400
2133
1866
1333
2133
1866
1600
1066
1866
1600
1333
800
600
1066
1066
0.72V
-2
2400
2133
1866
1333
2133
1866
1600
1066
1866
1600
1333
800
600
1066
933
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
MHz
MHz
MHz
单位
DS923 (v1.15) 2020 年 3 月 13 日
产品规格
Send Feedback
2024年4月2日发(作者:常舒荣)
DS923 (v1.15) 2020 年 3 月 13 日
条款中英文版本如有歧义,概以英文版本为准。
产品规格
综述
赛灵思 Virtex
®
UltraScale+
™
FPGA 支持 -3、-2 和 -1 速度等级,其中 -3E 器件性能最高。-2LE 器件可以 0.85V 或 0.72V 的 V
CCINT
电压
工作,并提供更低的最大静态功耗。使用以 V
CCINT
= 0.85V 工作的 -2LE 器件时,L 器件的速度规格与 -2I 速度等级相同。以 V
CCINT
=
0.72V 工作时,-2LE 器件的性能以及静态和动态功耗都将下降。
DC 和 AC 特性按以下温度范围来指定:扩展级 (E)、工业级 (I) 和军工级 (M)。除正常工作的温度外或者除非另行说明,否则特定速度等级
的所有 DC 和 AC 电气参数都相同(即,-1 速度等级的扩展级器件的时序特性与 -1 速度等级的工业级器件相同)。但在每个温度范围
内,仅限选定的速度等级和/或器件才可用。
本数据手册中的 XQ 参考信息仅适用于 XQ 加固型封装中可用的器件。请参阅《军用级 UltraScale 架构数据手册:简介》(DS895),以获
取有关 XQ 军用级器件编号、封装和订购的更多信息。
所有供电电压和结温规格均代表最差情况下的规格。所含参数为常用设计和典型应用的公用参数。
本数据手册属于 Virtex UltraScale+ FPGA 的整体文档集合的一部分,可通过赛灵思网站获取。
DC 特性
绝对最大额定值
表 1:绝对最大额定值
标识
FPGA 逻辑
V
CCINT
V
CCINT_IO
2
V
CCAUX
V
CCBRAM
V
CCO
V
CCAUX_IO
3
V
REF
内部供电电压
I/O bank 的内部供电电压
辅助供电电压
块 RAM 内存的供电电压
HD I/O bank 的输出驱动供电电压(仅限 VU19P)
HP I/O bank 的输出驱动供电电压
I/O bank 的辅助供电电压
输入参考电压
-0.500
-0.500
-0.500
-0.500
-0.500
-0.500
-0.500
-0.500
1.000
1.000
2.000
1.000
3.400
2.000
2.000
2.000
V
V
V
V
V
V
V
V
描述
1
最小值最大值单位
DS923 (v1.15) 2020 年 3 月 13 日
产品规格
Send Feedback
Virtex UltraScale+ FPGA 数据手册: DC 和 AC 开关特性
DS923 (v1.15) 2020
产品规格
年 3 月 13 日
Send Feedback
Virtex UltraScale+ FPGA 数据手册: DC 和 AC 开关特性
表 21:速度等级指定(按器件) (续)
器件
XQVU11P
速度等级、温度范围和 V
CCINT
工作电压
AdvancePreliminary
-2I (V
CCINT
= 0.85V)
-1I (V
CCINT
= 0.85V)
注释:
1.最低功耗的 -2L 器件(其中 V
CCINT
= 0.72V)在 Vivado Design Suite 中列为 -2LV。
-2LE (V
CCINT
= 0.85V),-2LE (V
CCINT
= 0.72V)
1
量产
量产硅片和软件状态
在某些情况下,会先将某一特定系列的成员(和速度等级)发布到量产环境,然后再以正确的标签(Advance、Preliminary 和量产)来发
布速度规格。在后续速度规格发布中会纠正所有标签差异。
表 22 列出了已发布的量产级 Virtex UltraScale+ FPGA、速度等级和对应受支持的最低速度规格版本以及 Vivado 软件修订。其中列出的
Vivado 软件和速度规格均为量产所需的最低版本。所有后续发布的软件版本和速度规格均有效。
表 22:Virtex UltraScale+ FPGA 器件量产软件和速度规格发布版本
速度等级和 V
CCINT
工作电压
1
器件
0.90V
-3
XCVU3P
XCVU5P
XCVU7P
XCVU9P
XCVU11P
XCVU13P
XCVU19P
XCVU27P
XCVU29P
XCVU31P
XCVU33P
XCVU35P
XCVU37P
XCVU45P
XCVU47P
XQVU3P
XQVU7P
XQVU11P
注释:
1.空白条目表示处于 Advance 或 Preliminary 状态的器件和/或速度等级。
Vivado 工具 2018.1 v1.19
Vivado 工具 2018.1 v1.19
Vivado 工具 2018.1 v1.19
Vivado 工具 2018.1 v1.19
Vivado 工具 2017.4.1 v1.18
Vivado 工具 2017.4.1 v1.18
不适用
Vivado 工具 2019.2 v1.28
Vivado 工具 2019.2 v1.28
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
不适用
不适用
不适用
Vivado 工具 2019.1.3 v1.27
Vivado 工具 2019.1.3 v1.27
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2018.3 v1.23
Vivado 工具 2018.3.1 v1.23
Vivado 工具 2018.3.1 v1.23
-2
0.85V
-1-2L
0.72V
-2L
Vivado 工具 2017.1 v1.10
Vivado 工具 2017.2 v1.12
Vivado 工具 2017.2 v1.12
Vivado 工具 2017.2 v1.12
Vivado 工具 2017.2.1 v1.13
Vivado 工具 2017.2.1 v1.13
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
Vivado 工具 2017.3.1 v1.16
不适用不适用
Vivado 工具 2019.2 v1.28
Vivado 工具 2019.2 v1.28
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2018.3.1 v1.24
Vivado 工具 2019.1 v1.25
Vivado 工具 2019.1 v1.25
Vivado 工具 2018.3 v1.23
Vivado 工具 2018.3.1 v1.23
Vivado 工具 2018.3.1 v1.23
FPGA 逻辑性能特性
本节介绍了 Virtex UltraScale+ FPGA 中实现的一些常用功能和设计的性能特性。这些值同样遵循 AC 开关特性 节中的准则。
DS923 (v1.15) 2020 年 3 月 13 日
产品规格
Send Feedback
Virtex UltraScale+ FPGA 数据手册: DC 和 AC 开关特性
速度等级和 V
CCINT
工作电压
描述
I/O
Bank 类
型
HP
HP
HP
HD
HP
HD
0
0
0
0
0
0
0.90V
-3
最小值
LVDS TX DDR (OSERDES 4:1, 8:1)
LVDS TX SDR (OSERDES 2:1, 4:1)
LVDS RX DDR (ISERDES 1:4, 1:8)
1
LVDS RX DDR
LVDS RX SDR (ISERDES 1:2, 1:4)
1
LVDS RX SDR
最大值
1250
625
1250
250
625
125
最小值
0
0
0
0
0
0
-2
最大值
1250
625
1250
250
625
125
最小值
0
0
0
0
0
0
0.85V
-1
最大值
1250
625
1250
250
625
125
最小值
0
0
0
0
0
0
0.72V
-2
最大值
1250
625
1250
250
625
125
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
单位
DS923 (v1.15) 2020 年 3 月 13 日
产品规格
Send Feedback
Virtex UltraScale+ FPGA 数据手册: DC 和 AC 开关特性
表 25:
MIPI D-PHY 性能
I/O
Bank 类
型
HP
速度等级和 V
CCINT
工作电压
0.90V
-3
1500
-2
1500
0.85V
-1
1260
0.72V
-2
1260Mb/s
单位描述
MIPI D-PHY 发射器或接收器
速度等级和 V
CCINT
工作电压
描述
1
I/O Bank 类型0.90V
-3
1000BASE-X
注释:
1.1000BASE-X 支持以《适用于 CSMA/CD 访问方法和物理层面规范的 IEEE 标准》 (IEEE Std 802.3-2008) 为基础。
HP
-2
支持
0.85V
-1
0.72V
-2
表
27:
内存接口的最高物理接口 (PHY) 速率
速度等级和 V
CCINT
工作电压
内存标准DRAM 类型0.90V
-3
DDR4单列组件
单列 DIMM
1, 2
, 3
双列 DIMM
1, 4
四列 DIMM
1, 5
DDR3单列组件
单列 DIMM
1, 2
双列 DIMM
1, 4
四列 DIMM
1, 5
DDR3L单列组件
单列 DIMM
1, 2
双列 DIMM
1, 4
四列 DIMM
1, 5
QDR II+
RLDRAM 3
QDR IV XP
单列组件
6
单列组件
单列组件
2666
2400
2133
1600
2133
1866
1600
1066
1866
1600
1333
800
633
1200
1066
-2
2666
2400
2133
1600
2133
1866
1600
1066
1866
1600
1333
800
633
1200
1066
0.85V
-1
2400
2133
1866
1333
2133
1866
1600
1066
1866
1600
1333
800
600
1066
1066
0.72V
-2
2400
2133
1866
1333
2133
1866
1600
1066
1866
1600
1333
800
600
1066
933
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
Mb/s
MHz
MHz
MHz
单位
DS923 (v1.15) 2020 年 3 月 13 日
产品规格
Send Feedback