2024年5月8日发(作者:剧达)
====Word行业资料分享--可编辑版本--双击可删====
DM9000引脚说明及寄存器配置
1、总体介绍
该DM9000是一款完全集成的和符合成本效益单芯片快速以太网MAC控制器与一般处理接口,一个10/100M自适应的PHY和4
K DWORD值的SRAM 。它的目的是在低功耗和高性能进程的3.3V与5V的支持宽容。
DM9000还提供了介质无关的接口,来连接所有提供支持介质无关接口功能的家用电话线网络设备或其他收发器。该DM9000支
持8位, 16位和32 -位接口访问内部存储器,以支持不同的处理器。DM9000物理协议层接口完全支持使用10MBps下3类、4类、
5类非屏蔽双绞线和100MBps下5类非屏蔽双绞线。这是完全符合IEEE 802.3u规格。它的自动协调功能将自动完成配置以最大限
度地适合其线路带宽。还支持IEEE 802.3x全双工流量控制。这个工作里面DM9000是非常简单的,所以用户可以容易的移植任何系
统下的端口驱动程序。
2、特点
支持处理器读写内部存储器的数据操作命令以 字节/ 字/ 双字的长度进行
集成10/100M自适应收发器
支持介质无关接口
支持背压模式半双工流量控制模式
IEEE802.3x流量控制的全双工模式
支持唤醒帧,链路状态改变和远程的唤醒
4K双字SRAM
支持自动加载EEPROM里面生产商ID和产品ID
支持4个通用输入输出口
超低功耗模式
功率降低模式
电源故障模式
可选择1:1 YL18-2050S,YT37-1107S 或5:4变压比例的变压器降低格外功率
兼容3.3v和5.0v输入输出电压
100脚CMOS LQFP封装工艺
3、引脚描述
I=输入 O=输出 I/O=输入/输出 O/D=漏极开路 P=电源 LI=复位锁存输入 #=普遍低电位
介质无关接口引脚
引脚号 引脚名
I/O
功能描述
37 LINK_I I
外部介质无关接口器
件连接状态
38、39、40、41
RXD [3:0] I
外部介质无关接口接
收数据
4位 半字节输入
(同步于接收时钟)
43 CRS I/O
外部介质无关接口的
源-于-网-络-收-集
====Word行业资料分享--可编辑版本--双击可删====
载波检测
44 COL I/O
外部介质无关接口的
冲突检测,输出到外部
设备
45 RX_DV I
外部介质无关接口数
据有效信号
46 RX_ER I
外部介质无关接口接
收错误
47 RX_CLK I
外部介质无关接口接
收时钟
49 TX_CLK I/O
外部介质无关接口发
送时钟
50~53
TXD[3:0] O
外部介质无关接口发
送数据低4位输出
TXD[2:0]决定内
部存储空间基址:TXD
[2:0]) * 10H + 300
H
54 MDIO I/O
外部介质无关接口串
行数据通信
57 MDC O
外部介质无关串行数
据通信口时钟,且与中
断引脚有关
该引脚高电平时
候,中断引脚低电平有
效;否则高有效
注意:以上介质无关端口都内部自带60K 欧姆的下拉电阻
处理器接口引脚
1 IOR# I
处理器读命令
低电平有效,极性
能够被EEPROM修
改,详细请参考对EE
PROM内容的描述
2 IOW# I
处理器写命令
低电平有效,同样
能修改极性
源-于-网-络-收-集
2024年5月8日发(作者:剧达)
====Word行业资料分享--可编辑版本--双击可删====
DM9000引脚说明及寄存器配置
1、总体介绍
该DM9000是一款完全集成的和符合成本效益单芯片快速以太网MAC控制器与一般处理接口,一个10/100M自适应的PHY和4
K DWORD值的SRAM 。它的目的是在低功耗和高性能进程的3.3V与5V的支持宽容。
DM9000还提供了介质无关的接口,来连接所有提供支持介质无关接口功能的家用电话线网络设备或其他收发器。该DM9000支
持8位, 16位和32 -位接口访问内部存储器,以支持不同的处理器。DM9000物理协议层接口完全支持使用10MBps下3类、4类、
5类非屏蔽双绞线和100MBps下5类非屏蔽双绞线。这是完全符合IEEE 802.3u规格。它的自动协调功能将自动完成配置以最大限
度地适合其线路带宽。还支持IEEE 802.3x全双工流量控制。这个工作里面DM9000是非常简单的,所以用户可以容易的移植任何系
统下的端口驱动程序。
2、特点
支持处理器读写内部存储器的数据操作命令以 字节/ 字/ 双字的长度进行
集成10/100M自适应收发器
支持介质无关接口
支持背压模式半双工流量控制模式
IEEE802.3x流量控制的全双工模式
支持唤醒帧,链路状态改变和远程的唤醒
4K双字SRAM
支持自动加载EEPROM里面生产商ID和产品ID
支持4个通用输入输出口
超低功耗模式
功率降低模式
电源故障模式
可选择1:1 YL18-2050S,YT37-1107S 或5:4变压比例的变压器降低格外功率
兼容3.3v和5.0v输入输出电压
100脚CMOS LQFP封装工艺
3、引脚描述
I=输入 O=输出 I/O=输入/输出 O/D=漏极开路 P=电源 LI=复位锁存输入 #=普遍低电位
介质无关接口引脚
引脚号 引脚名
I/O
功能描述
37 LINK_I I
外部介质无关接口器
件连接状态
38、39、40、41
RXD [3:0] I
外部介质无关接口接
收数据
4位 半字节输入
(同步于接收时钟)
43 CRS I/O
外部介质无关接口的
源-于-网-络-收-集
====Word行业资料分享--可编辑版本--双击可删====
载波检测
44 COL I/O
外部介质无关接口的
冲突检测,输出到外部
设备
45 RX_DV I
外部介质无关接口数
据有效信号
46 RX_ER I
外部介质无关接口接
收错误
47 RX_CLK I
外部介质无关接口接
收时钟
49 TX_CLK I/O
外部介质无关接口发
送时钟
50~53
TXD[3:0] O
外部介质无关接口发
送数据低4位输出
TXD[2:0]决定内
部存储空间基址:TXD
[2:0]) * 10H + 300
H
54 MDIO I/O
外部介质无关接口串
行数据通信
57 MDC O
外部介质无关串行数
据通信口时钟,且与中
断引脚有关
该引脚高电平时
候,中断引脚低电平有
效;否则高有效
注意:以上介质无关端口都内部自带60K 欧姆的下拉电阻
处理器接口引脚
1 IOR# I
处理器读命令
低电平有效,极性
能够被EEPROM修
改,详细请参考对EE
PROM内容的描述
2 IOW# I
处理器写命令
低电平有效,同样
能修改极性
源-于-网-络-收-集