最新消息: USBMI致力于为网友们分享Windows、安卓、IOS等主流手机系统相关的资讯以及评测、同时提供相关教程、应用、软件下载等服务。

INTEL全系列CPU官方数据文字版

IT圈 admin 57浏览 0评论

2024年5月21日发(作者:巫马濡霈)

INTEL CPU 官方数据文字版

4 位元和 8 位元 处理器

Intel 4004: 第一个单芯片 μP

推出于 1971年 11月15日

时脉速度 740 kHz

0.06 MIPS

总线宽度 4 位元 (由于针脚数量限制,混合位址和资料)

PMOS

晶体管数量 2,300 个,使用 10 μm 制程

可寻址内存 640 字节

程式内存 4K 字节

世界第一个微处理器

使用在 busicom 计算机

小记事: 原来的目标是想要与 IBM 1620 时脉速度相当;但是并没有相当符合。

4040

推出于 1974年 第四季

时脉速度 500 kHz 到 740 kHz 使用 4 到 5.185 MHz 石英震荡器

0.06 MIPS

总线宽度 4 位元 (由于针脚数量限制,混合位址和资料)

PMOS

晶体管数量 3,000 个, 使用 10 μm 制程

可寻址内存 640 字节

程式内存 8K 字节

中断例程

4004 的增强版本

8008

推出于 1972年 4月1日

时脉速度 500 kHz (8008-1: 800 kHz)

0.05 MIPS

总线宽度 8 位元 (由于针脚数量限制,位址和资料混合使用针脚)

PMOS

晶体管数量 3,500 个,使用 10 μm 制程

可寻址内存 16 KB

一般用在终端机、通用计算机、装瓶机器上

在 4004 之后发展

原本想要在 datapoint 2200 终端机上使用

8080

1

推出于 1974年 4月1日

时脉速度 2MHz

0.64 MIPS

总线宽度 8 位元 资料, 16 位元 位址

NMOS

晶体管数量 6,000 个,使用 6 μm 制程

可寻址内存 64 KB

10 倍于 8008 的效能

使用于 Altair 8800、交通灯号控制、巡航导弹

需要六个支援芯片,相较于 8008 需要 20 个

8085

推出于 1976年 3月

时脉速度 5MHz

0.37 MIPS

总线宽度 8 位元 资料, 16 位元 位址

晶体管数量 6,500 个,使用 3 μm 制程

使用于 Toledo scale

CMOS 80C85 in Radio Shack Model 100 portable.

高度的整合,第一次以单一个 5 伏特电源供应运作,先前需要 12 伏特。

[编辑] 16 位元处理器: x86 的起源

[编辑] 8086

推出于, 1978年 6月8日

时脉速度:

5MHz 有 0.33 MIPS

8MHz 有 0.66MIPS

10MHz 有 0.75 MIPS

总线宽度 16 位元 资料, 20 位元 位址

晶体管数量 29,000 个,使用 3 μm 制程

可寻址内存 1 MB

10 倍于 8080 的效能

使用在可携式电脑

与 8080 的组合语言相容

使用区段暂存器来一次存取超过 64K 的资料,这些年来程式设计师现有的诅咒来临。

8088

推出于 1979年6月1日

时脉速度:

5MHz 有 0.33 MIPS

8MHz 有 0.75 MIPS

内部的 架构 16 位元

外部的总线宽度 8 位元 资料, 20 位元 位址

2

晶体管数量 29,000 个,使用 3 μm 制程

可寻址内存 1 MB

与 8086 完全一样,除了它是 8 位元 外部的总线

使用在 IBM PC 和 PC 的相容产品

80186

推出于 1982年

主要地使用在嵌入式应用 - 控制器,销售点系统,终端机以及类似产品

除了处理器外,包含计时器,一个 DMA 控制器,一个芯片上的中断控制器。

后来改名为 iAPX 186

80188

较新的版本之 80186 ,拥有 8 位元 外部的资料 总线

后来改名为 iAPX 188

80286

推出于 1982年2月1

时脉速度s:

6MHz 是 0.9 MIPS

8MHz, 10MHz 是 1.5 MIPS

12.5MHz 是 2.66 MIPS

总线宽度 16 位元

包含支援 多工 作业系 统针对 各行程 位址记忆空间 的 内存保护 硬件。

晶体管数量 134,000 个,使用 1.5 μm 制程

可寻址内存 16 MB

增加保护模式特色到 8086,拥有一样的指令集

3-6 倍于 8086 效能

广泛地使用在当时 PC 复制产品中

可以在 45 秒扫描 大英百科全书

32 位元处理器: 非 x86 微处理器

iAPX 432

推出于 1981年1月1日 为 Intel 第一个 32 位元 微处理器

Object/capability 架构

Microcoded 操作系统 primitives

1 TB 虚拟可寻址空间

硬件支援容错

两个芯片的一般资料处理器,包含 43201 和 43202

43203 界面处理器 (IP) 与 I/O 子系统互动

43204 总线界面单元 (BIU) 简化了建造多重处理器系统

43205 内存控制单元 (MCU)

架构和执行单元内部的资料线路是 32 位元

时脉速度:

3

5 MHz

7 MHz

8 MHz

i960 或 80960

推出于 1988年 4月5日

类似 RISC 的 32 位元 架构

主要地使用在嵌入式系统

Evolved from the capability 处理器 developed for the BiiN joint venture with Siemens

很多的变形,由末两位字母可以辨识

i860 或 80860

推出于 1989年 2月27

Intel 的第一个 超标量处理器

RISC 32/64 位元 架构, 管线的特性对于程式设计师而言非常显而易见

使用于 Intel Paragon 巨型平行超级电脑

XScale

推出于 2000年 8月23日

32 位元 RISC 微处理器, ARM 架构 为基础

有很多衍生,像是 PXA2xx 应用处理器,IOP3xx 输出输入处理器和 IXP2xxx 及 IXP4xx

网络处理器。

2006年7月,Intel宣布将PXA2xx及PXA9xx(代号:Hermon)卖给Marvell公司

32 位元处理器:80386系列

80386DX

推出于 1985年 10月17日

时脉速度:

16MHz 是 5 到 6 MIPS

2/16/1987 20MHz 是 6 到 7 MIPS

4/4/1988 25MHz 是 8.5 MIPS

4/10/1989 33MHz 是 11.4 MIPS (在 Compaq/i 16K L2 是 9.4 SPECint92 )

总线宽度 32 位元

晶体管数量 275,000 个,使用 1 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

第一个可以处理 32 位元资料的 x86 芯片

重整并扩充内存保护支援,包含分页的虚拟内存和虚拟86模式,是由 Windows 95 和 OS/2

Warp 所需要的特色。

使用在桌上型电脑

可以寻址足够的内存来管理地球上每个人八页的历史。

可以以 12.5 秒扫描整个大英百科全书

4

80386SX

推出于 1988年 6月16日

时脉速度:

16MHz 是 2.5 MIPS

1/25/1989 20MHz 是 2.5 MIPS, 25MHz 是 2.7 MIPS

10/26/1992 33MHz 是 2.9 MIPS

内部的架构是 32 位元

外部的总线宽度是 16 位元

晶体管数量是 275,000 个,使用 1 μm 制程

可寻址内存 16 MB

虚拟内存 256 GB

16 位元位址总线可以达到低成本的 32 位元运算

内建多工支援

使用在入门等级桌上型电脑和可携式电脑

80376

推出于 1989年 1月16日; 于 2001年 6月15日 终止

针对嵌入式系统的 386 衍生变形

无 "真实模式,直接地开机就处于 "保护模式"

从 1994年 后由更成功的80386EX 取代

80386SL

推出于 1990年 10月15日

时脉速度:

20MHz 是 4.21 MIPS

9/30/1991 25MHz 是 5.3 MIPS

内部的架构是 32 位元

外部的总线宽度是 16 位元

晶体管数量 855,000 个,使用 1 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

由于芯片的低功率消耗,是第一个特别为可携式电脑生产。

高度整合,包含快取, 总线, 和内存控制器

Intel386 EX

推出于 1994年 8月

针对 嵌入式系统 的 80386SX 衍生变形

静态核心,例如,能以想要的慢速(因此对于功率非常有效率)执行,甚至降低到完全停止。

芯片内的周边:

时钟和电源管理

计时器和计数器

watchdog timer

序列输出输入单元 (同步跟异步) 以及并列的输出输入

DMA (直接内存存取)

5

RAM 刷新

JTAG 测试逻辑

比 80376 更极大地成功

使用在数个轨道卫星和微卫星上

使用在 NASA 的 FlightLinux 专案中

32 位元处理器: 80486系列

80486DX

推出于 1989年 4月10日

时脉速度:

25MHz 是 20 MIPS (16.8 SPECint92, 7.40 SPECfp92)

5/7/1990 33MHz 是 27 MIPS (22.4 SPECint92 于 Micronics M4P 128k L2)

6/24/1991 50MHz 是 41 MIPS (33.4 SPECint92, 14.5 SPECfp92 于 Compaq/50L 256K L2)

总线宽度是 32 位元

晶体管数量 1.2 百万个,使用 1 μm 制程; 50MHz 是 0.8 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

芯片内建一级快取(level 1 cache)

50 倍于 8088 的效能

使用在桌上型电脑跟服务器

80486SX

推出于 1991年 4月22日

时脉速度s:

9/16/1991 16MHz 是 13 MIPS, 20MHz 是 16.5 MIPS

9/16/1991 25MHz 是 20 MIPS (12 SPECint92)

9/21/1992 33MHz 是 27 MIPS (15.86 SPECint92)

总线宽度是 32 位元

晶体管数量 1.185 百万个,使用 1 μm 制程,以及 900,000 个,使用 0.8 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

跟 486DX 完全一样的设计,但没有数学辅助处理器。

使用在低价的入门级 486 桌上型电脑

可以使用 Intel OverDrive 处理器升级

80486DX2

推出于 1992年 3月3日

时脉速度:

50MHz 是 41 MIPS (29.9 SPECint92, 14.2 SPECfp92 on Micronics M4P 256K L2)

8/10/1992 66 MHz 是 54 MIPS (39.6 SPECint92, 18.8 SPECfp92 on Micronics M4P 256K L2)

总线宽度是 32 位元

晶体管数量 1.2 百万个,使用 0.8 μm 制程

可寻址内存 4 GB

6

虚拟内存 64 TB

使用在高效能,低价的桌上型电脑

使用 "speed doubler" 技术,使得微处理器核心能以总线的两倍速度运行

80486SL

推出于 1992年 11月9日

时脉速度:

20MHz 是 15.4 MIPS

25MHz 是 19 MIPS

33MHz 是 25 MIPS

总线宽度是 32 位元

晶体管数量 1.4 百万个,使用 0.8 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

使用在笔记型电脑

80486DX4

推出于 1994年 3月7日

时脉速度:

75MHz 是 53 MIPS (41.3 SPECint92, 20.1 SPECfp92 on Micronics M4P 256K L2)

100MHz 是 70.7 MIPS (54.59 SPECint92, 26.91 SPECfp92 on Micronics M4P 256K L2)

晶体管数量 1.6 百万个,使用 0.6 μm 制程

总线宽度是 32 位元

可寻址内存 4 GB

虚拟内存 64 TB

PGA 封装 168 个针脚,SQFP 封装 208 个针脚

核心大小是 345 平方公厘

使用在高效能入门级的桌上型和价值型笔记型电脑

32 位元处理器: Pentium ("I")

Pentium ("Classic")

推出于 1993年 3月22

P5 0.8 μm 制程技术

总线宽度 64 位元

系统总线速度 50 或 60 或 66 MHz

位址总线 32 位元

晶体管数量 3.1 百万个

可寻址内存 4 GB

虚拟内存 64 TB

Socket 4 273 pin PGA处理器 封装

封装 dimensions 2.16" x 2.16"

超标量 架构提供五倍于 33MHz 486DX处理器 的效能

以 5 伏特电压运行

7

使用于 桌上型 电脑

16KB 的一级快取

衍生

60 MHz 是 100 MIPS (70.4 SPECint92, 55.1 SPECfp92 on Xpress 256K L2)

66 MHz 是 112 MIPS (77.9 SPECint92, 63.6 SPECfp92 on Xpress 256K L2)

P54C 0.6 μm 制程技术

Socket 7 296/321 针脚 PGA 封装

晶体管数量 3.2 百万个

75 MHz 推出于 1994年 10月10日

90 MHz 推出于 1994年 3月7日

100 MHz 推出于 1994年 3月7日

120 MHz 推出于 1995年 3月27日

P54C 0.35 μm 制程技术

晶体管数量 3.3 百万个

90mm 的核心大小

120 MHz 推出于 1995年3月

133 MHz 推出于 1995年6月

150 MHz 推出于 1996年 1月4

166 MHz 推出于 1996年 1月4

200 MHz 推出于 1996年 6月10

Pentium MMX

推出于 1997年 1月8日

P55C 0.35 μm 制程技术

Intel MMX 指令集

Socket 7 296/321 针脚 PGA (pin grid array) 封装

32KB 一级快取

晶体管数量 4.5 百万个

系统总线速度 66 MHz

衍生

166 MHz 推出于 1月8日, 1997年

200 MHz 推出于 1月8日, 1997年

233 MHz 推出于 6月2日, 1997年

166 MHz (Mobile) 推出于 1月12日, 1998年

200 MHz (Mobile) 推出于 9月8日, 1997年

233 MHz (Mobile) 推出于 9月8日, 1997年

266 MHz (Mobile) 推出于 1月12日, 1998年

300 MHz (Mobile) 推出于 1月7日, 1999年

32 位元处理器: Pentium Pro, II, Celeron, III, M

Pentium Pro

推出于 1995年 11月1日

Pentium II and III 的祖先

8

Socket 8处理器 封装 (387 针脚) (双 SPGA)

0.6 μm 制程技术

晶体管数量 22 百万个

16KB 一级快取

256KB 整合的 二级快取

60 MHz 系统总线速度

衍生

150 MHz 推出于 1995年 11月1日

0.35 μm 制程技术, 或 0.35 μm CPU 伴随 0.6 μm 二级快取

推出于 1995年 11月1日

晶体管数量 36.5 百万个 或 22 百万个

512KB 或 256KB 整合的 二级快取

60 或 66 MHz 系统总线速度

衍生

166 MHz (66 MHz 总线速度, 512KB 0.35 μm 快取) 推出于 1995年 11月1日

180 MHz (60 MHz 总线速度, 256KB 0.6 μm 快取) 推出于 1995年 11月1日

200 MHz (66 MHz 总线速度, 256KB 0.6 μm 快取) 推出于 1995年 11月1日

200 MHz (66 MHz 总线速度, 512KB 0.35 μm 快取) 推出于 1995年 11月1日

200 MHz (66 MHz 总线速度, 1MB 0.35 μm 快取) 推出于 1997年 8月18日

Pentium II

推出于 1997年 5月7日

拥有 MMX 和改进 16 位元效能的 Pentium Pro

242 针脚的 Slot 1 (SEC) 处理器封装

晶体管数量 7.5 百万个

Klamath 0.35 μm 制程技术 (233, 266, 300MHz)

66MHz 系统总线速度

32KB 一级快取

512KB 1/2速度 外部的二级快取

衍生

233 MHz 推出于 5月7日, 1997年

266 MHz 推出于 5月7日, 1997年

300 MHz 推出于 5月7日, 1997年

Deschutes 0.25 μm 制程技术 (333, 250, 400, 450MHz)

推出于 1月26日, 1998年

66MHz 系统总线速度 (衍生的 333MHz), 其他的是 100MHz 系统总线速度

衍生

333 MHz 推出于 1月26日, 1998年

350 MHz 推出于 4月15日, 1998年

400 MHz 推出于 4月15日, 1998年

450 MHz 推出于 8月24日, 1998年

233 MHz (Mobile) 推出于 4月2日, 1998年

266 MHz (Mobile) 推出于 4月2日, 1998年

300 MHz (Mobile) 推出于 9月9日, 1998年

9

333 MHz (Mobile)

Celeron (Pentium II 为基础)

推出于 1998年 4月15日

242 针脚 Slot 1 SEPP (Single Edge 制程or 封装), Socket 370 PPGA 封装

Covington - 0.25 μm 制程技术

晶体管数量 7.5 百万个

66MHz 系统总线速度

32KB 一级快取

No 二级快取

衍生

266 MHz 推出于 4月15日, 1998年

300 MHz 推出于 6月9日, 1998年

Mendocino - 0.25 μm 制程技术

推出于 8月24日, 1998年

晶体管数量 19 百万个

66MHz 系统总线速度

32KB 一级快取

128KB 整合的快取

衍生

300A MHz 推出于 8月24日, 1998年

333 MHz 推出于 8月24日, 1998年

366 MHz 推出于 1月4日, 1999年

400 MHz 推出于 1月4日, 1999年

433 MHz 推出于 3月22日, 1999年

466 MHz

500 MHz 推出于 8月2日, 1999年

533 MHz 推出于 1月4日, 2000年

266 MHz (Mobile)

300 MHz (Mobile)

333 MHz (Mobile) 推出于 4月5日, 1999年

366 MHz (Mobile)

400 MHz (Mobile)

433 MHz (Mobile)

450 MHz (Mobile) 推出于 2月14日, 2000年

466 MHz (Mobile)

500 MHz (Mobile) 推出于 2月14日, 2000年

Pentium III

推出于 2月26日, 1999年

改进的 PII, i.e. P6 基础的核心, 现在包含 SSE

Katmai - 0.25 μm 制程技术

晶体管数量 9.5 百万个

512KB 1/2速度 L2 外部的快取

10

242 针脚 Slot-1 SECC2 (Single Edge Contact cartridge 2)处理器封装

系统总线速度 100 MHz

衍生

450 MHz 推出于 2月26日, 1999年

500 MHz 推出于 2月26日, 1999年

550 MHz 推出于 5月17日, 1999年

600 MHz 推出于 8月2日, 1999年

533 MHz 推出于 (133MHz 总线速度) 9月27日, 1999年

600 MHz 推出于 (133MHz 总线速度) 9月27日, 1999年

Coppermine - 0.18 μm 制程技术

推出于 10月25日, 1999年

晶体管数量 28.1 百万个

256KB 高级传输 二级快取 (整合的)

242 针脚 Slot-1 SECC2 (Single Edge Contact cartridge 2)处理器封装, 370 针脚 FC-PGA

(Flip-chip pin grid array) 封装

系统总线速度 100 MHz, 133 MHz (拥有 133 MHz 总线以 'B' 作为名字后结尾)

衍生

100MHz 总线速度

500 MHz

550 MHz

600 MHz

650 MHz 推出于 1999年10月25日

700 MHz 推出于 1999年10月25日

750 MHz 推出于 1999年12月20日

800 MHz 推出于 1999年12月20日

850 MHz 推出于 2000年3月20日

900 MHz

1000 MHz

1100 MHz

133MHz 总线速度

533 MHz

600 MHz

667 MHz 推出于 10月25, 1999年

733 MHz 推出于 10月25, 1999年

800 MHz 推出于 12月20日, 1999年

866 MHz 推出于 3月20日, 2000年

933 MHz 推出于 5月24日, 2000年

1000 MHz 推出于 3月8日, 2000年 (Not widely available at time of release)

1133 MHz 第一批回收,之后重新推出

笔记型处理器

400 MHz 推出于 10月25日, 1999年

450 MHz 推出于 10月25日, 1999年

500 MHz 推出于 10月25日, 1999年

600 MHz 推出于 1月18日, 2000年

11

650 MHz 推出于 1月18日, 2000年

700 MHz 推出于 4月24日, 2000年

750 MHz 推出于 6月19日, 2000年

800 MHz 推出于 9月25日, 2000年

850 MHz 推出于 9月25日, 2000年

900 MHz 推出于 3月19日, 2001年

1000 MHz 推出于 3月19日, 2001年

Tualatin - 0.13 μm 制程技术

推出于 2001年7月日

晶体管数量 28.1 百万个

32KB 一级快取

256KB 或 512KB 高级传输 二级快取 (整合的)

370 针脚 FC-PGA (Flip-chip pin grid array) 封装

133 MHz 系统总线速度

衍生

1133 MHz (512KB L2)

1200 MHz

1266 MHz (512KB L2)

1333 MHz

1400 MHz (512KB L2)

Pentium II and III Xeon

PII Xeon

衍生

400 MHz 推出于 6月29, 1998年

450 MHz (512 KB 二级快取) 推出于 10月6, 1998年

450 MHz (1 MB and 2 MB 二级快取) 推出于 1月5, 1999年

PIII Xeon

推出于 10月25, 1999年

晶体管数量: 9.5 百万个 at 0.25 μm 或 28 百万个 at 0.18 μm)

二级快取 is 256KB, 1MB, 或 2MB 高级传输快取 (整合的)

处理器封装形式是 Single Edge Contact Cartridge (S.E.C.C.2) 或 SC330

系统总线速度 133 MHz (256KB 二级快取) 或 100 MHz (1-2MB 二级快取)

系统总线宽度 64 bit

可寻址内存 64 giga字节

使用于 two-way 服务器和工作站 (256KB L2) 或 4- 和 8-way 服务器 (1-2MB L2)

衍生

500 MHz (0.25 μm 制程) 推出于 3月17, 1999年

550 MHz (0.25 μm 制程) 推出于 8月23, 1999年

600 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 10月25, 1999年

667 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 10月25, 1999年

733 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 10月25, 1999年

800 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 1月12, 2000年

12

866 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 4月10, 2000年

933 MHz (0.18 μm 制程, 256KB 二级快取)

1000 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 8月22, 2000年

700 MHz (0.18 μm 制程, 1-2MB 二级快取) 推出于 5月22, 2000年

Celeron (Pentium III Coppermine 为基础)

推出于 3月,2000年

Coppermine-128 - 0.18 μm 制程技术

SSE

Socket 370 PPGA处理器 封装

晶体管数量 28.1 百万个

66MHz 系统总线速度, 100MHz 系统总线速度 推出于 1月3, 2001年

32KB 一级快取

128KB 二级先进传输快取

衍生

533 MHz

566 MHz

633 MHz 推出于 6月26, 2000年

667 MHz 推出于 6月26, 2000年

700 MHz 推出于 6月26, 2000年

733 MHz 推出于 11月13, 2000年

766 MHz 推出于 11月13, 2000年

800 MHz

850 MHz 推出于 4月9, 2001年

900 MHz 推出于 7月2, 2001年

950 MHz 推出于 8月31, 2001年

1000 MHz 推出于 8月31, 2001年

1100 MHz 推出于 8月31, 2001年

1200 MHz 推出于 10月2, 2001年

1300 MHz 推出于 1月3, 2002年

550 MHz (Mobile)

600 MHz (Mobile) 推出于 6月19, 2000年

650 MHz (Mobile) 推出于 6月19, 2000年

700 MHz (Mobile) 推出于 9月25, 2000年

750 MHz (Mobile) 推出于 3月19, 2001年

800 MHz (Mobile)

850 MHz (Mobile) 推出于 7月2, 2001年

600 MHz (低电压 Mobile)

500 MHz (超低电压 Mobile) 推出于 1月30, 2001年

600 MHz (超低电压 Mobile)

Celeron (Pentium III Tualatin 为基础)

Tualatin Celeron - 0.13 μm 制程技术

32KB 一级快取

13

256KB 二级先进传输快取

100 MHz 系统总线速度

衍生

1.0 GHz

1.1 GHz

1.2 GHz

1.3 GHz

1.4 GHz

Pentium M

以 Pentium III 核心为基础, 拥有 SIMD SSE2 指令和更深的管线设计

Banias 0.13 μm 制程技术

推出于 2003年3月

64KB 一级快取

1MB 二级快取 (整合的)

晶体管数量 77 百万个

Micro-FCPGA, Micro-FCBGA 处理器 封装

Intel 移动式 Centrino 系统的心脏

400 MHz Netburst 形式系统总线.

衍生

900MHz (超低电压)

1.0 GHz (超低电压)

1.1 GHz (低电压)

1.2 GHz (低电压)

1.3 GHz

1.4 GHz

1.5 GHz

1.6 GHz

1.7 GHz

Dothan 0.09 μm (90nm) 制程技术

推出于 2004年5月

2MB 二级快取

重新改进的资料预取单元

400 / 533 MHz Netburst 形式系统总线

TDP 为 21W,低电压版为 10W,超低电压版为 5W

衍生

1.0 GHz (Pentium M 723) (超低电压)

1.1 GHz (Pentium M 733) (超低电压)

1.2 GHz (Pentium M 753) (超低电压)

1.3 GHz (Pentium M 718) (低电压)

1.4 GHz (Pentium M 738) (低电压)

1.5 GHz (Pentium M 738) (低电压)

1.6 GHz (Pentium M 758) (低电压)

1.4 GHz (Pentium M 710)

14

1.5 GHz (Pentium M 715)

1.6 GHz (Pentium M 725)

1.7 GHz (Pentium M 735)

1.8 GHz (Pentium M 745)

2.0 GHz (Pentium M 755)

2.1 GHz (Pentium M 765)

2.2 GHz (于 2005 年第三季推出)

Dothan 533 0.09 μm (90nm) 制程

推出于 2005年第一季

533 MHz NetBurst 形式的系统总线,其他与 Dothan 相同

TDP 为 27W

衍生

1.60 GHz (Pentium M 730)

1.73 GHz (Pentium M 740)

1.86 GHz (Pentium M 750)

2.00 GHz (Pentium M 760)

2.13 GHz (Pentium M 770)

2.26 GHz (Pentium M 780)

Celeron M

所有Celeron M都没有 SpeedStep 技术,不是 Centrino 的一部份

Banias-512 0.13 μm 制程技术

推出于 2003年3月日

64KB L1 快取,512KB 二级快取 (整合的)

SSE2 SIMD 指令集

衍生

1.2 GHz (Celeron M 310)

1.3 GHz (Celeron M 320)

1.4 GHz (Celeron M 330)

1.5 GHz (Celeron M 340)

Dothan-1024 90 μm 制程

64KB L1 快取,1MB L2快取 (整合的)

SSE2 SIMD 指令集

内建禁止执行位元 (Execute Disable bit),除了350与360

衍生

1.3 GHz (Celeron M 350 与 Celeron M 350J)

1.4 GHz (Celeron M 360 与 Celeron M 360J)

1.5 GHz (Celeron M 370)

1.6 GHz (Celeron M 380)

1.7 GHz (Celeron M 390)

Yonah-1024 65 μm 制程

64KB L1 快取,1MB L2快取 (整合的)

SSE3 SIMD 指令集,533 MHz 前端总线,禁止执行位元

衍生

15

410 - 1.46 GHz

420 - 1.60 GHz

423 - 1.06 GHz (超低电压)

430 - 1.73 GHz

440 - 1.86 GHz

443 - 1.20 GHz (超低电压)

450 - 2.00 GHz

Intel Core

Yonah 0.065 μm (65nm) 制程技术,2006年1月推出

搭载2MB(双核心是共享的)二级快取

T系列的 TDP 为 31W,低电压版 L 系列为 15W,超低电压版 U 系列为 9W

衍生

Core Duo T2050 - 1.60 GHz

Core Duo T2300E - 1.66 GHz (不含VT)

Core Duo T2300 - 1.66 GHz

Core Duo T2400 - 1.83 GHz

Core Duo T2500 - 2.00 GHz

Core Duo T2600 - 2.16 GHz

Core Duo T2700 - 2.33 GHz

Core Duo L2300 - 1.50 GHz

Core Duo L2400 - 1.66 GHz

Core Duo L2500 - 1.83 GHz

Core Duo U2400 - 1.06 GHz

Core Duo U2500 - 1.20 GHz

Core Solo T1300 - 1.66 GHz

Core Solo T1400 - 1.83 GHz

Core Solo U1300 - 1.06 GHz

Core Solo U1400 - 1.20 GHz

Core Solo U1500 - 1.33 GHz

32 位元处理器: NetBurst微架构处理器 (Pentium 4、Pentium D、Celeron、Celeron D等)

Pentium 4

Willamette 0.18 μm 制程技术

二级快取是 256KB 高等传输快取 (整合的)

处理器封装是 PGA423、PGA478

系统总线速度为 400 MHz (100 MHz QDR)

内建 MMX、SSE、SSE2 SIMD 指令集

晶体管数量 42 百万个

使用于 桌上型 和 入门等级 工作站

时脉

1.4 GHz,推出于 2000年11月20日

1.5 GHz,推出于 2000年11月20日

16

1.6 GHz

1.7 GHz,推出于 2001年4月23日

1.8 GHz

1.9 GHz,推出于 2001年 8月27日

2.0 GHz,推出于 2001年 8月27日

0.18 μm 制程技术 (1.6 和 1.8 GHz)

推出于 2001年 7月2日

参考 Willamette 芯片的详细资料。

最大效能模式的核心电压是 1.15 伏特;电池最佳模式是 1.05 伏特

在电池最佳化模式下,功率消耗 < 1 watt

使用于 整合型可携式 PC 而不是轻薄型

Northwood 0.13 μm 制程

改进的跳跃预测机制和其他微指令的调整

512KB 整合的 二级快取

晶体管数量 55 百万个

总线速度为 400 / 533 / 800 MHz (100 / 133 / 200 QDR)

3.06 GHz 与 FSB 800 的所有版本处理器 内含 HyperThreaded 技术

时脉

FSB 400 (Northwood A)

1.6 GHz

1.8 GHz

2.0 GHz

2.2 GHz

2.4 GHz

2.5 GHz

2.6 GHz

2.8 GHz

FSB 533(Northwood B)

2.26 GHz

2.40 GHz

2.53 GHz

2.66 GHz

2.80 GHz

3.06 GHz

FSB 800(Northwood C)

2.4 GHz 约 6500 MIPS

2.6 GHz

2.8 GHz

3.0 GHz

3.2 GHz

3.4 GHz 约 10000 MIPS

Prescott 90 nm 制程

推出于 2004年2月

处理器的整数指令管线从 20 段增加到 31 段,因此理论上可以达到更高的时脉速度

17

处理器封装使用 PGA478 与 LGA 775

LGA 775 的 Prescott 开始使用评价系统命名

总线速度为 533 / 800(133 / 200 QDR)

L2 快取为 1M

FSB533 的 515、516、517、519K、524 及 FSB800 的所有系列支援 HT 技术

FSB800 的 5x1 有 Intel 64 技术,5x1 与 5x0J 有 NX-bit 技术

全系列新增 SSE3 指令集

时脉

FSB 533

Socket 478

2.26 GHz (512 KB L2)

2.40 GHz

2.66 GHz

2.80 GHz

Socket 775

2.66 GHz (505、505J、506)

2.80 GHz (511)

2.93 GHz (515、516、517)

3.06 GHz (519、519K、524)

FSB 800

括号内是LGA775的代号

2.80 GHz (520、520J、521)

3.00 GHz (530、530J、531)

3.20 GHz (540、540J、541)

3.40 GHz (550、550J、551)

只有 LGA775 提供下列时脉

3.60 GHz (560、560J、561)

3.80 GHz (570、570J、571)

Prescott-2M 90 nm 制程

处理器封装为LGA 775

L2 快取为 2M

时脉

2.80 GHz(620)

3.00 GHz(630)

3.20 GHz(640)

3.40 GHz(650)

3.60 GHz(660、662)

3.80 GHz(670、672)

Cedar Mill 65 nm 制程

LGA775 封装

命名为 6x1

时脉由 3.0 至 3.6 GHz (631、641、651、661)

Pentium 4 EE

推出于 2003年9月日

18

EE = "Extreme Edition"

与 Pentium 4 处理器相同,但拥有 2MB 的 onboard L3 快取

LGA 775 有 FSB1066 与 FSB800,Socket478 则是只有 FSB800

时脉

3.20 GHz

3.40 GHz

3.46 GHz

3.72 GHz

Celeron

Socket 478 封装

此系列一律将 L2 快取缩减成 128K

总线为 400 MHz

Willamette-128

180 nm 制程

时脉为 1.7、1.8、2.0 GHz

Northwood-128

130 nm 制程

时脉为 1.8、2.0、2.1、2.2、2.3、2.4、2.5、2.6、2.7、2.8 GHz

Xeon

官方的标志为 Xeon,而不是 "Pentium 4 Xeon"

Xeon 1.4, 1.5, 1.7 GHz

推出于 5月21, 2001年 5月21日

二级快取 是 256KB 的 高等传输快取 (整数)

处理器封装形式是 Organic Lan Grid Array 603 (OLGA 603)

系统总线速度 400MHz

SSE2 SIMD 扩充

使用于高效能和中阶双处理器的工作站

Xeon 2.0 GHz

推出于 2001年 9月25日

Pentium D

双核心处理器

无超线程

Smithfield 90 nm 制程〔8xx系列〕

由两个 Prescott 封装在一起

1MB+1MB 二级快取 (不共享, 总共 2MB)

800MHz系统总线〔Pentium D 805 是 533MHz〕

比类似时脉的 Prescott 增加了 60% 效能

由于使用了外部的总线(FSB) 来连接两个内核,800MHz 的 FSB 不足以提供足够的带宽来

做内核间的缓存同步,造成性能瓶颈

Pentium D 是 Intel 为了抗击 AMD 的 Athlon 64X2 而临时做出的产品,从开发到发布只

用了 18 个月的时间,自身不是很完善,但是却帮助 Intel 维护了高端的市场。

19

时脉

2.66 GHz(805)

2.80 GHz(820)

3.00 GHz(830)

3.20 GHz(840)

Presler 65 nm 制程〔9XX系列〕

于2006年1月推出

2MB+2MB 二级快取 (不共享, 总共 4MB)

800MHz 系统总线

9x0 新增 VT 技术,全系列有 EM64T 技术

时脉与代号

2.8 GHz(915、920、925)

3.0 GHz(930、935)

3.2 GHz(940)

3.4 GHz(945、950)

3.6 GHz(960)

Pentium Extreme Edition

双核心处理器

超线程

Smithfield版本

3.4GHz(840)

除可开启超线程外,其他跟同核心之Pentium D一样

Presler版本

3.46, 3.73GHz(955, 965)

1066MHz系统总线

Celeron D

Prescott-256

插座 Socket 478与LGA775,AGTL+ 133 MHz FSB (QDR, FSB 533)

指令集 MMX,SSE,SSE2,SSE3,部分产品支持XD-Bit,EM64T。

核心电压 (VCore): 1.40 Volt

发布日期: 2004年6月24日

制程: 90 nm

尾数为1或6支援EM64T技术,0或5则是不支援

时脉

2.13 GHz(310)

2.26 GHz(315)

2.40 GHz(320)

2.53 GHz(325、326)

2.67 GHz(330、331)

2.80 GHz(335、336)

2.93 GHz(340、341)

3.06 GHz(345、346)

3.20 GHz(350、351)

20

3.33 GHz(355)

Cedar Mill-512

插座:LGA775,133 MHz FSB (QDR, FSB 533)。

指令集 MMX,SSE,SSE2,SSE3,支持XD-Bit,EM64T。

核心电压 (VCore): 1.3V

制程: 65 nm

频率

347: 3.06 GHz

352: 3.20 GHz

356: 3.33 GHz

360: 3.46 GHz

365: 3.60 GHz

32/64 位元兼容处理器:Intel Core 微架构系列

Intel Core 2 Duo(桌面版)

Conroe , Allendale , Wolfdale 核心

双核心

2006年7月发布

65 , 45(Wolfdale) 纳米制程

TDP 65W

增加 SSSE3 指令

增加 SSE4.1 指令 (Wolfdale)

800MHz/1066MHz/1333MHz 前置总线

Intel 64

Virtualization Technology,支援多操作系统

LaGrande Technology,enhanced security hardware extensions

Execute Disable Bit

EIST (Enhanced Intel Speedstep Technology)

iAMT2 (Intel Active Management Technology),远端管理电脑

时脉

800MHz,2M L2快取

E4300 - 1.8 GHz

E4400 - 2.0 GHz

E4500 - 2.2 GHz

E4600 - 2.4 GHz

E4700 - 2.6 GHz

1066MHz

2M L2快取

E6300 - 1.86 GHz

E6400 - 2.13 GHz

3M L3快取

E7200 - 2.53 GHz

E7300 - 2.66 GHz

21

4M L2快取

E6320 - 1.86 GHz

E6420 - 2.13 GHz

E6600 - 2.40 GHz

E6700 - 2.66 GHz

1333MHz

4M L2快取

E6550 - 2.33 GHz

E6750 - 2.66 GHz

E6850 - 3.00 GHz

6M L2快取 (Wolfdale)

E8190 - 2.66 Ghz

E8200 - 2.66 GHz

E8400 - 3.00 GHz

E8500 - 3.16 GHz

E8600 - 3.33 GHz

E8700 - 3.50 GHz

Intel Core 2 Extreme

双核心

Conroe XE核心

2006年7月发布

1066MHz前置总线

核心倍频并没有锁上

其他跟Conroe核心一样

型号:X6800 - 2.93 GHz

四核心

Kentsfield(65nm)、Yorkfield(45nm)核心

最早于2006年11月发布

1066、1333、1600 MHz 前置总线

核心倍频并没有锁上

130W TDP

其他跟 Conroe 核心一样

时脉

FSB 1066

QX6700 - 2.66 GHz

QX6800 - 2.93 GHz

FSB 1333

QX6850 - 3.00 GHz

QX9650 - 3.00 GHz(45nm)

FSB 1600

QX9770 - 3.20 GHz(45nm)

22

Intel Core 2 Quad

四核心

Kentsfield , Yorkfield 核心

65 , 45(Yorkfield) 纳米制程

2007年1月发布

TDP 95W

增加 SSSE3 指令

增加 SSE4.1 指令 (Yorkfield)

1066MHz/1333MHz 前置总线

Intel 64

Virtualization Technology,支援多操作系统

LaGrande Technology,enhanced security hardware extensions

Execute Disable Bit

EIST (Enhanced Intel Speedstep Technology)

iAMT2 (Intel Active Management Technology),远端管理电脑

时脉

1066MHz,8M L2快取

Q6600 - 2.40 GHz

Q6700 - 2.66 GHz

1333MHz (Yorkfield)

6M L2快取

Q9300 - 2.50 GHz

Q9400 - 2.66 GHz

12M L2快取

Q9450 - 2.66 Ghz

Q9550 - 2.83 GHz

Q9650 - 3.00 GHz

Celeron(Conroe-L核心)

单核心

于2007年6月推出

800MHz 系统总线

使用 Conroe 架构

65nm 制程

512KB L2快取

含 Intel EM64T,病毒防护技术(Execute Disable Bit)

时脉

Celeron 420 - 1.6 GHz

Celeron 430 - 1.8 GHz

Celeron 440 - 2.0 GHz

双核心

23

于2008年1月推出

800MHz系统总线

使用 Conroe 架构

65nm 制程

512KB L2快取

含 Intel EM64T,病毒防护技术(Execute Disable Bit)

时脉

Celeron E1200 - 1.6GHz

Celeron E1400 - 2.0GHz

Pentium Dual-Core(Conroe核心)

于2007年6月推出

800 MHz 系统总线

原生双核心设计

65 nm 制程

1MB L2 快取

含 Intel EM64T,病毒防护技术(Execute Disable Bit),EIST 省电技术

产品线

E2140 - 1.6 GHz

E2160 - 1.8 GHz

E2180 - 2.0 GHz

E2200 - 2.2 GHz

E2220 - 2.4 GHz (尚未正式发布,目前只有工程样品散片)

Intel Core 2 Duo(移動版)

Merom核心

2006年8月发布

667MHz前置总线

除了前置总线外,其他跟Conroe核心一样

64 位元处理器: Itanium系列

Itanium

2001年5月29日发布

733 MHz 及 800 MHz

Itanium 2

2002年7月8日发布

900 MHz,1 GHz,1.1 GHz,1.3 GHz,1.4 GHz,1.5 GHz,1.6 GHz,1.66 GHz,1.67 GHz

24

2024年5月21日发(作者:巫马濡霈)

INTEL CPU 官方数据文字版

4 位元和 8 位元 处理器

Intel 4004: 第一个单芯片 μP

推出于 1971年 11月15日

时脉速度 740 kHz

0.06 MIPS

总线宽度 4 位元 (由于针脚数量限制,混合位址和资料)

PMOS

晶体管数量 2,300 个,使用 10 μm 制程

可寻址内存 640 字节

程式内存 4K 字节

世界第一个微处理器

使用在 busicom 计算机

小记事: 原来的目标是想要与 IBM 1620 时脉速度相当;但是并没有相当符合。

4040

推出于 1974年 第四季

时脉速度 500 kHz 到 740 kHz 使用 4 到 5.185 MHz 石英震荡器

0.06 MIPS

总线宽度 4 位元 (由于针脚数量限制,混合位址和资料)

PMOS

晶体管数量 3,000 个, 使用 10 μm 制程

可寻址内存 640 字节

程式内存 8K 字节

中断例程

4004 的增强版本

8008

推出于 1972年 4月1日

时脉速度 500 kHz (8008-1: 800 kHz)

0.05 MIPS

总线宽度 8 位元 (由于针脚数量限制,位址和资料混合使用针脚)

PMOS

晶体管数量 3,500 个,使用 10 μm 制程

可寻址内存 16 KB

一般用在终端机、通用计算机、装瓶机器上

在 4004 之后发展

原本想要在 datapoint 2200 终端机上使用

8080

1

推出于 1974年 4月1日

时脉速度 2MHz

0.64 MIPS

总线宽度 8 位元 资料, 16 位元 位址

NMOS

晶体管数量 6,000 个,使用 6 μm 制程

可寻址内存 64 KB

10 倍于 8008 的效能

使用于 Altair 8800、交通灯号控制、巡航导弹

需要六个支援芯片,相较于 8008 需要 20 个

8085

推出于 1976年 3月

时脉速度 5MHz

0.37 MIPS

总线宽度 8 位元 资料, 16 位元 位址

晶体管数量 6,500 个,使用 3 μm 制程

使用于 Toledo scale

CMOS 80C85 in Radio Shack Model 100 portable.

高度的整合,第一次以单一个 5 伏特电源供应运作,先前需要 12 伏特。

[编辑] 16 位元处理器: x86 的起源

[编辑] 8086

推出于, 1978年 6月8日

时脉速度:

5MHz 有 0.33 MIPS

8MHz 有 0.66MIPS

10MHz 有 0.75 MIPS

总线宽度 16 位元 资料, 20 位元 位址

晶体管数量 29,000 个,使用 3 μm 制程

可寻址内存 1 MB

10 倍于 8080 的效能

使用在可携式电脑

与 8080 的组合语言相容

使用区段暂存器来一次存取超过 64K 的资料,这些年来程式设计师现有的诅咒来临。

8088

推出于 1979年6月1日

时脉速度:

5MHz 有 0.33 MIPS

8MHz 有 0.75 MIPS

内部的 架构 16 位元

外部的总线宽度 8 位元 资料, 20 位元 位址

2

晶体管数量 29,000 个,使用 3 μm 制程

可寻址内存 1 MB

与 8086 完全一样,除了它是 8 位元 外部的总线

使用在 IBM PC 和 PC 的相容产品

80186

推出于 1982年

主要地使用在嵌入式应用 - 控制器,销售点系统,终端机以及类似产品

除了处理器外,包含计时器,一个 DMA 控制器,一个芯片上的中断控制器。

后来改名为 iAPX 186

80188

较新的版本之 80186 ,拥有 8 位元 外部的资料 总线

后来改名为 iAPX 188

80286

推出于 1982年2月1

时脉速度s:

6MHz 是 0.9 MIPS

8MHz, 10MHz 是 1.5 MIPS

12.5MHz 是 2.66 MIPS

总线宽度 16 位元

包含支援 多工 作业系 统针对 各行程 位址记忆空间 的 内存保护 硬件。

晶体管数量 134,000 个,使用 1.5 μm 制程

可寻址内存 16 MB

增加保护模式特色到 8086,拥有一样的指令集

3-6 倍于 8086 效能

广泛地使用在当时 PC 复制产品中

可以在 45 秒扫描 大英百科全书

32 位元处理器: 非 x86 微处理器

iAPX 432

推出于 1981年1月1日 为 Intel 第一个 32 位元 微处理器

Object/capability 架构

Microcoded 操作系统 primitives

1 TB 虚拟可寻址空间

硬件支援容错

两个芯片的一般资料处理器,包含 43201 和 43202

43203 界面处理器 (IP) 与 I/O 子系统互动

43204 总线界面单元 (BIU) 简化了建造多重处理器系统

43205 内存控制单元 (MCU)

架构和执行单元内部的资料线路是 32 位元

时脉速度:

3

5 MHz

7 MHz

8 MHz

i960 或 80960

推出于 1988年 4月5日

类似 RISC 的 32 位元 架构

主要地使用在嵌入式系统

Evolved from the capability 处理器 developed for the BiiN joint venture with Siemens

很多的变形,由末两位字母可以辨识

i860 或 80860

推出于 1989年 2月27

Intel 的第一个 超标量处理器

RISC 32/64 位元 架构, 管线的特性对于程式设计师而言非常显而易见

使用于 Intel Paragon 巨型平行超级电脑

XScale

推出于 2000年 8月23日

32 位元 RISC 微处理器, ARM 架构 为基础

有很多衍生,像是 PXA2xx 应用处理器,IOP3xx 输出输入处理器和 IXP2xxx 及 IXP4xx

网络处理器。

2006年7月,Intel宣布将PXA2xx及PXA9xx(代号:Hermon)卖给Marvell公司

32 位元处理器:80386系列

80386DX

推出于 1985年 10月17日

时脉速度:

16MHz 是 5 到 6 MIPS

2/16/1987 20MHz 是 6 到 7 MIPS

4/4/1988 25MHz 是 8.5 MIPS

4/10/1989 33MHz 是 11.4 MIPS (在 Compaq/i 16K L2 是 9.4 SPECint92 )

总线宽度 32 位元

晶体管数量 275,000 个,使用 1 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

第一个可以处理 32 位元资料的 x86 芯片

重整并扩充内存保护支援,包含分页的虚拟内存和虚拟86模式,是由 Windows 95 和 OS/2

Warp 所需要的特色。

使用在桌上型电脑

可以寻址足够的内存来管理地球上每个人八页的历史。

可以以 12.5 秒扫描整个大英百科全书

4

80386SX

推出于 1988年 6月16日

时脉速度:

16MHz 是 2.5 MIPS

1/25/1989 20MHz 是 2.5 MIPS, 25MHz 是 2.7 MIPS

10/26/1992 33MHz 是 2.9 MIPS

内部的架构是 32 位元

外部的总线宽度是 16 位元

晶体管数量是 275,000 个,使用 1 μm 制程

可寻址内存 16 MB

虚拟内存 256 GB

16 位元位址总线可以达到低成本的 32 位元运算

内建多工支援

使用在入门等级桌上型电脑和可携式电脑

80376

推出于 1989年 1月16日; 于 2001年 6月15日 终止

针对嵌入式系统的 386 衍生变形

无 "真实模式,直接地开机就处于 "保护模式"

从 1994年 后由更成功的80386EX 取代

80386SL

推出于 1990年 10月15日

时脉速度:

20MHz 是 4.21 MIPS

9/30/1991 25MHz 是 5.3 MIPS

内部的架构是 32 位元

外部的总线宽度是 16 位元

晶体管数量 855,000 个,使用 1 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

由于芯片的低功率消耗,是第一个特别为可携式电脑生产。

高度整合,包含快取, 总线, 和内存控制器

Intel386 EX

推出于 1994年 8月

针对 嵌入式系统 的 80386SX 衍生变形

静态核心,例如,能以想要的慢速(因此对于功率非常有效率)执行,甚至降低到完全停止。

芯片内的周边:

时钟和电源管理

计时器和计数器

watchdog timer

序列输出输入单元 (同步跟异步) 以及并列的输出输入

DMA (直接内存存取)

5

RAM 刷新

JTAG 测试逻辑

比 80376 更极大地成功

使用在数个轨道卫星和微卫星上

使用在 NASA 的 FlightLinux 专案中

32 位元处理器: 80486系列

80486DX

推出于 1989年 4月10日

时脉速度:

25MHz 是 20 MIPS (16.8 SPECint92, 7.40 SPECfp92)

5/7/1990 33MHz 是 27 MIPS (22.4 SPECint92 于 Micronics M4P 128k L2)

6/24/1991 50MHz 是 41 MIPS (33.4 SPECint92, 14.5 SPECfp92 于 Compaq/50L 256K L2)

总线宽度是 32 位元

晶体管数量 1.2 百万个,使用 1 μm 制程; 50MHz 是 0.8 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

芯片内建一级快取(level 1 cache)

50 倍于 8088 的效能

使用在桌上型电脑跟服务器

80486SX

推出于 1991年 4月22日

时脉速度s:

9/16/1991 16MHz 是 13 MIPS, 20MHz 是 16.5 MIPS

9/16/1991 25MHz 是 20 MIPS (12 SPECint92)

9/21/1992 33MHz 是 27 MIPS (15.86 SPECint92)

总线宽度是 32 位元

晶体管数量 1.185 百万个,使用 1 μm 制程,以及 900,000 个,使用 0.8 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

跟 486DX 完全一样的设计,但没有数学辅助处理器。

使用在低价的入门级 486 桌上型电脑

可以使用 Intel OverDrive 处理器升级

80486DX2

推出于 1992年 3月3日

时脉速度:

50MHz 是 41 MIPS (29.9 SPECint92, 14.2 SPECfp92 on Micronics M4P 256K L2)

8/10/1992 66 MHz 是 54 MIPS (39.6 SPECint92, 18.8 SPECfp92 on Micronics M4P 256K L2)

总线宽度是 32 位元

晶体管数量 1.2 百万个,使用 0.8 μm 制程

可寻址内存 4 GB

6

虚拟内存 64 TB

使用在高效能,低价的桌上型电脑

使用 "speed doubler" 技术,使得微处理器核心能以总线的两倍速度运行

80486SL

推出于 1992年 11月9日

时脉速度:

20MHz 是 15.4 MIPS

25MHz 是 19 MIPS

33MHz 是 25 MIPS

总线宽度是 32 位元

晶体管数量 1.4 百万个,使用 0.8 μm 制程

可寻址内存 4 GB

虚拟内存 64 TB

使用在笔记型电脑

80486DX4

推出于 1994年 3月7日

时脉速度:

75MHz 是 53 MIPS (41.3 SPECint92, 20.1 SPECfp92 on Micronics M4P 256K L2)

100MHz 是 70.7 MIPS (54.59 SPECint92, 26.91 SPECfp92 on Micronics M4P 256K L2)

晶体管数量 1.6 百万个,使用 0.6 μm 制程

总线宽度是 32 位元

可寻址内存 4 GB

虚拟内存 64 TB

PGA 封装 168 个针脚,SQFP 封装 208 个针脚

核心大小是 345 平方公厘

使用在高效能入门级的桌上型和价值型笔记型电脑

32 位元处理器: Pentium ("I")

Pentium ("Classic")

推出于 1993年 3月22

P5 0.8 μm 制程技术

总线宽度 64 位元

系统总线速度 50 或 60 或 66 MHz

位址总线 32 位元

晶体管数量 3.1 百万个

可寻址内存 4 GB

虚拟内存 64 TB

Socket 4 273 pin PGA处理器 封装

封装 dimensions 2.16" x 2.16"

超标量 架构提供五倍于 33MHz 486DX处理器 的效能

以 5 伏特电压运行

7

使用于 桌上型 电脑

16KB 的一级快取

衍生

60 MHz 是 100 MIPS (70.4 SPECint92, 55.1 SPECfp92 on Xpress 256K L2)

66 MHz 是 112 MIPS (77.9 SPECint92, 63.6 SPECfp92 on Xpress 256K L2)

P54C 0.6 μm 制程技术

Socket 7 296/321 针脚 PGA 封装

晶体管数量 3.2 百万个

75 MHz 推出于 1994年 10月10日

90 MHz 推出于 1994年 3月7日

100 MHz 推出于 1994年 3月7日

120 MHz 推出于 1995年 3月27日

P54C 0.35 μm 制程技术

晶体管数量 3.3 百万个

90mm 的核心大小

120 MHz 推出于 1995年3月

133 MHz 推出于 1995年6月

150 MHz 推出于 1996年 1月4

166 MHz 推出于 1996年 1月4

200 MHz 推出于 1996年 6月10

Pentium MMX

推出于 1997年 1月8日

P55C 0.35 μm 制程技术

Intel MMX 指令集

Socket 7 296/321 针脚 PGA (pin grid array) 封装

32KB 一级快取

晶体管数量 4.5 百万个

系统总线速度 66 MHz

衍生

166 MHz 推出于 1月8日, 1997年

200 MHz 推出于 1月8日, 1997年

233 MHz 推出于 6月2日, 1997年

166 MHz (Mobile) 推出于 1月12日, 1998年

200 MHz (Mobile) 推出于 9月8日, 1997年

233 MHz (Mobile) 推出于 9月8日, 1997年

266 MHz (Mobile) 推出于 1月12日, 1998年

300 MHz (Mobile) 推出于 1月7日, 1999年

32 位元处理器: Pentium Pro, II, Celeron, III, M

Pentium Pro

推出于 1995年 11月1日

Pentium II and III 的祖先

8

Socket 8处理器 封装 (387 针脚) (双 SPGA)

0.6 μm 制程技术

晶体管数量 22 百万个

16KB 一级快取

256KB 整合的 二级快取

60 MHz 系统总线速度

衍生

150 MHz 推出于 1995年 11月1日

0.35 μm 制程技术, 或 0.35 μm CPU 伴随 0.6 μm 二级快取

推出于 1995年 11月1日

晶体管数量 36.5 百万个 或 22 百万个

512KB 或 256KB 整合的 二级快取

60 或 66 MHz 系统总线速度

衍生

166 MHz (66 MHz 总线速度, 512KB 0.35 μm 快取) 推出于 1995年 11月1日

180 MHz (60 MHz 总线速度, 256KB 0.6 μm 快取) 推出于 1995年 11月1日

200 MHz (66 MHz 总线速度, 256KB 0.6 μm 快取) 推出于 1995年 11月1日

200 MHz (66 MHz 总线速度, 512KB 0.35 μm 快取) 推出于 1995年 11月1日

200 MHz (66 MHz 总线速度, 1MB 0.35 μm 快取) 推出于 1997年 8月18日

Pentium II

推出于 1997年 5月7日

拥有 MMX 和改进 16 位元效能的 Pentium Pro

242 针脚的 Slot 1 (SEC) 处理器封装

晶体管数量 7.5 百万个

Klamath 0.35 μm 制程技术 (233, 266, 300MHz)

66MHz 系统总线速度

32KB 一级快取

512KB 1/2速度 外部的二级快取

衍生

233 MHz 推出于 5月7日, 1997年

266 MHz 推出于 5月7日, 1997年

300 MHz 推出于 5月7日, 1997年

Deschutes 0.25 μm 制程技术 (333, 250, 400, 450MHz)

推出于 1月26日, 1998年

66MHz 系统总线速度 (衍生的 333MHz), 其他的是 100MHz 系统总线速度

衍生

333 MHz 推出于 1月26日, 1998年

350 MHz 推出于 4月15日, 1998年

400 MHz 推出于 4月15日, 1998年

450 MHz 推出于 8月24日, 1998年

233 MHz (Mobile) 推出于 4月2日, 1998年

266 MHz (Mobile) 推出于 4月2日, 1998年

300 MHz (Mobile) 推出于 9月9日, 1998年

9

333 MHz (Mobile)

Celeron (Pentium II 为基础)

推出于 1998年 4月15日

242 针脚 Slot 1 SEPP (Single Edge 制程or 封装), Socket 370 PPGA 封装

Covington - 0.25 μm 制程技术

晶体管数量 7.5 百万个

66MHz 系统总线速度

32KB 一级快取

No 二级快取

衍生

266 MHz 推出于 4月15日, 1998年

300 MHz 推出于 6月9日, 1998年

Mendocino - 0.25 μm 制程技术

推出于 8月24日, 1998年

晶体管数量 19 百万个

66MHz 系统总线速度

32KB 一级快取

128KB 整合的快取

衍生

300A MHz 推出于 8月24日, 1998年

333 MHz 推出于 8月24日, 1998年

366 MHz 推出于 1月4日, 1999年

400 MHz 推出于 1月4日, 1999年

433 MHz 推出于 3月22日, 1999年

466 MHz

500 MHz 推出于 8月2日, 1999年

533 MHz 推出于 1月4日, 2000年

266 MHz (Mobile)

300 MHz (Mobile)

333 MHz (Mobile) 推出于 4月5日, 1999年

366 MHz (Mobile)

400 MHz (Mobile)

433 MHz (Mobile)

450 MHz (Mobile) 推出于 2月14日, 2000年

466 MHz (Mobile)

500 MHz (Mobile) 推出于 2月14日, 2000年

Pentium III

推出于 2月26日, 1999年

改进的 PII, i.e. P6 基础的核心, 现在包含 SSE

Katmai - 0.25 μm 制程技术

晶体管数量 9.5 百万个

512KB 1/2速度 L2 外部的快取

10

242 针脚 Slot-1 SECC2 (Single Edge Contact cartridge 2)处理器封装

系统总线速度 100 MHz

衍生

450 MHz 推出于 2月26日, 1999年

500 MHz 推出于 2月26日, 1999年

550 MHz 推出于 5月17日, 1999年

600 MHz 推出于 8月2日, 1999年

533 MHz 推出于 (133MHz 总线速度) 9月27日, 1999年

600 MHz 推出于 (133MHz 总线速度) 9月27日, 1999年

Coppermine - 0.18 μm 制程技术

推出于 10月25日, 1999年

晶体管数量 28.1 百万个

256KB 高级传输 二级快取 (整合的)

242 针脚 Slot-1 SECC2 (Single Edge Contact cartridge 2)处理器封装, 370 针脚 FC-PGA

(Flip-chip pin grid array) 封装

系统总线速度 100 MHz, 133 MHz (拥有 133 MHz 总线以 'B' 作为名字后结尾)

衍生

100MHz 总线速度

500 MHz

550 MHz

600 MHz

650 MHz 推出于 1999年10月25日

700 MHz 推出于 1999年10月25日

750 MHz 推出于 1999年12月20日

800 MHz 推出于 1999年12月20日

850 MHz 推出于 2000年3月20日

900 MHz

1000 MHz

1100 MHz

133MHz 总线速度

533 MHz

600 MHz

667 MHz 推出于 10月25, 1999年

733 MHz 推出于 10月25, 1999年

800 MHz 推出于 12月20日, 1999年

866 MHz 推出于 3月20日, 2000年

933 MHz 推出于 5月24日, 2000年

1000 MHz 推出于 3月8日, 2000年 (Not widely available at time of release)

1133 MHz 第一批回收,之后重新推出

笔记型处理器

400 MHz 推出于 10月25日, 1999年

450 MHz 推出于 10月25日, 1999年

500 MHz 推出于 10月25日, 1999年

600 MHz 推出于 1月18日, 2000年

11

650 MHz 推出于 1月18日, 2000年

700 MHz 推出于 4月24日, 2000年

750 MHz 推出于 6月19日, 2000年

800 MHz 推出于 9月25日, 2000年

850 MHz 推出于 9月25日, 2000年

900 MHz 推出于 3月19日, 2001年

1000 MHz 推出于 3月19日, 2001年

Tualatin - 0.13 μm 制程技术

推出于 2001年7月日

晶体管数量 28.1 百万个

32KB 一级快取

256KB 或 512KB 高级传输 二级快取 (整合的)

370 针脚 FC-PGA (Flip-chip pin grid array) 封装

133 MHz 系统总线速度

衍生

1133 MHz (512KB L2)

1200 MHz

1266 MHz (512KB L2)

1333 MHz

1400 MHz (512KB L2)

Pentium II and III Xeon

PII Xeon

衍生

400 MHz 推出于 6月29, 1998年

450 MHz (512 KB 二级快取) 推出于 10月6, 1998年

450 MHz (1 MB and 2 MB 二级快取) 推出于 1月5, 1999年

PIII Xeon

推出于 10月25, 1999年

晶体管数量: 9.5 百万个 at 0.25 μm 或 28 百万个 at 0.18 μm)

二级快取 is 256KB, 1MB, 或 2MB 高级传输快取 (整合的)

处理器封装形式是 Single Edge Contact Cartridge (S.E.C.C.2) 或 SC330

系统总线速度 133 MHz (256KB 二级快取) 或 100 MHz (1-2MB 二级快取)

系统总线宽度 64 bit

可寻址内存 64 giga字节

使用于 two-way 服务器和工作站 (256KB L2) 或 4- 和 8-way 服务器 (1-2MB L2)

衍生

500 MHz (0.25 μm 制程) 推出于 3月17, 1999年

550 MHz (0.25 μm 制程) 推出于 8月23, 1999年

600 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 10月25, 1999年

667 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 10月25, 1999年

733 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 10月25, 1999年

800 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 1月12, 2000年

12

866 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 4月10, 2000年

933 MHz (0.18 μm 制程, 256KB 二级快取)

1000 MHz (0.18 μm 制程, 256KB 二级快取) 推出于 8月22, 2000年

700 MHz (0.18 μm 制程, 1-2MB 二级快取) 推出于 5月22, 2000年

Celeron (Pentium III Coppermine 为基础)

推出于 3月,2000年

Coppermine-128 - 0.18 μm 制程技术

SSE

Socket 370 PPGA处理器 封装

晶体管数量 28.1 百万个

66MHz 系统总线速度, 100MHz 系统总线速度 推出于 1月3, 2001年

32KB 一级快取

128KB 二级先进传输快取

衍生

533 MHz

566 MHz

633 MHz 推出于 6月26, 2000年

667 MHz 推出于 6月26, 2000年

700 MHz 推出于 6月26, 2000年

733 MHz 推出于 11月13, 2000年

766 MHz 推出于 11月13, 2000年

800 MHz

850 MHz 推出于 4月9, 2001年

900 MHz 推出于 7月2, 2001年

950 MHz 推出于 8月31, 2001年

1000 MHz 推出于 8月31, 2001年

1100 MHz 推出于 8月31, 2001年

1200 MHz 推出于 10月2, 2001年

1300 MHz 推出于 1月3, 2002年

550 MHz (Mobile)

600 MHz (Mobile) 推出于 6月19, 2000年

650 MHz (Mobile) 推出于 6月19, 2000年

700 MHz (Mobile) 推出于 9月25, 2000年

750 MHz (Mobile) 推出于 3月19, 2001年

800 MHz (Mobile)

850 MHz (Mobile) 推出于 7月2, 2001年

600 MHz (低电压 Mobile)

500 MHz (超低电压 Mobile) 推出于 1月30, 2001年

600 MHz (超低电压 Mobile)

Celeron (Pentium III Tualatin 为基础)

Tualatin Celeron - 0.13 μm 制程技术

32KB 一级快取

13

256KB 二级先进传输快取

100 MHz 系统总线速度

衍生

1.0 GHz

1.1 GHz

1.2 GHz

1.3 GHz

1.4 GHz

Pentium M

以 Pentium III 核心为基础, 拥有 SIMD SSE2 指令和更深的管线设计

Banias 0.13 μm 制程技术

推出于 2003年3月

64KB 一级快取

1MB 二级快取 (整合的)

晶体管数量 77 百万个

Micro-FCPGA, Micro-FCBGA 处理器 封装

Intel 移动式 Centrino 系统的心脏

400 MHz Netburst 形式系统总线.

衍生

900MHz (超低电压)

1.0 GHz (超低电压)

1.1 GHz (低电压)

1.2 GHz (低电压)

1.3 GHz

1.4 GHz

1.5 GHz

1.6 GHz

1.7 GHz

Dothan 0.09 μm (90nm) 制程技术

推出于 2004年5月

2MB 二级快取

重新改进的资料预取单元

400 / 533 MHz Netburst 形式系统总线

TDP 为 21W,低电压版为 10W,超低电压版为 5W

衍生

1.0 GHz (Pentium M 723) (超低电压)

1.1 GHz (Pentium M 733) (超低电压)

1.2 GHz (Pentium M 753) (超低电压)

1.3 GHz (Pentium M 718) (低电压)

1.4 GHz (Pentium M 738) (低电压)

1.5 GHz (Pentium M 738) (低电压)

1.6 GHz (Pentium M 758) (低电压)

1.4 GHz (Pentium M 710)

14

1.5 GHz (Pentium M 715)

1.6 GHz (Pentium M 725)

1.7 GHz (Pentium M 735)

1.8 GHz (Pentium M 745)

2.0 GHz (Pentium M 755)

2.1 GHz (Pentium M 765)

2.2 GHz (于 2005 年第三季推出)

Dothan 533 0.09 μm (90nm) 制程

推出于 2005年第一季

533 MHz NetBurst 形式的系统总线,其他与 Dothan 相同

TDP 为 27W

衍生

1.60 GHz (Pentium M 730)

1.73 GHz (Pentium M 740)

1.86 GHz (Pentium M 750)

2.00 GHz (Pentium M 760)

2.13 GHz (Pentium M 770)

2.26 GHz (Pentium M 780)

Celeron M

所有Celeron M都没有 SpeedStep 技术,不是 Centrino 的一部份

Banias-512 0.13 μm 制程技术

推出于 2003年3月日

64KB L1 快取,512KB 二级快取 (整合的)

SSE2 SIMD 指令集

衍生

1.2 GHz (Celeron M 310)

1.3 GHz (Celeron M 320)

1.4 GHz (Celeron M 330)

1.5 GHz (Celeron M 340)

Dothan-1024 90 μm 制程

64KB L1 快取,1MB L2快取 (整合的)

SSE2 SIMD 指令集

内建禁止执行位元 (Execute Disable bit),除了350与360

衍生

1.3 GHz (Celeron M 350 与 Celeron M 350J)

1.4 GHz (Celeron M 360 与 Celeron M 360J)

1.5 GHz (Celeron M 370)

1.6 GHz (Celeron M 380)

1.7 GHz (Celeron M 390)

Yonah-1024 65 μm 制程

64KB L1 快取,1MB L2快取 (整合的)

SSE3 SIMD 指令集,533 MHz 前端总线,禁止执行位元

衍生

15

410 - 1.46 GHz

420 - 1.60 GHz

423 - 1.06 GHz (超低电压)

430 - 1.73 GHz

440 - 1.86 GHz

443 - 1.20 GHz (超低电压)

450 - 2.00 GHz

Intel Core

Yonah 0.065 μm (65nm) 制程技术,2006年1月推出

搭载2MB(双核心是共享的)二级快取

T系列的 TDP 为 31W,低电压版 L 系列为 15W,超低电压版 U 系列为 9W

衍生

Core Duo T2050 - 1.60 GHz

Core Duo T2300E - 1.66 GHz (不含VT)

Core Duo T2300 - 1.66 GHz

Core Duo T2400 - 1.83 GHz

Core Duo T2500 - 2.00 GHz

Core Duo T2600 - 2.16 GHz

Core Duo T2700 - 2.33 GHz

Core Duo L2300 - 1.50 GHz

Core Duo L2400 - 1.66 GHz

Core Duo L2500 - 1.83 GHz

Core Duo U2400 - 1.06 GHz

Core Duo U2500 - 1.20 GHz

Core Solo T1300 - 1.66 GHz

Core Solo T1400 - 1.83 GHz

Core Solo U1300 - 1.06 GHz

Core Solo U1400 - 1.20 GHz

Core Solo U1500 - 1.33 GHz

32 位元处理器: NetBurst微架构处理器 (Pentium 4、Pentium D、Celeron、Celeron D等)

Pentium 4

Willamette 0.18 μm 制程技术

二级快取是 256KB 高等传输快取 (整合的)

处理器封装是 PGA423、PGA478

系统总线速度为 400 MHz (100 MHz QDR)

内建 MMX、SSE、SSE2 SIMD 指令集

晶体管数量 42 百万个

使用于 桌上型 和 入门等级 工作站

时脉

1.4 GHz,推出于 2000年11月20日

1.5 GHz,推出于 2000年11月20日

16

1.6 GHz

1.7 GHz,推出于 2001年4月23日

1.8 GHz

1.9 GHz,推出于 2001年 8月27日

2.0 GHz,推出于 2001年 8月27日

0.18 μm 制程技术 (1.6 和 1.8 GHz)

推出于 2001年 7月2日

参考 Willamette 芯片的详细资料。

最大效能模式的核心电压是 1.15 伏特;电池最佳模式是 1.05 伏特

在电池最佳化模式下,功率消耗 < 1 watt

使用于 整合型可携式 PC 而不是轻薄型

Northwood 0.13 μm 制程

改进的跳跃预测机制和其他微指令的调整

512KB 整合的 二级快取

晶体管数量 55 百万个

总线速度为 400 / 533 / 800 MHz (100 / 133 / 200 QDR)

3.06 GHz 与 FSB 800 的所有版本处理器 内含 HyperThreaded 技术

时脉

FSB 400 (Northwood A)

1.6 GHz

1.8 GHz

2.0 GHz

2.2 GHz

2.4 GHz

2.5 GHz

2.6 GHz

2.8 GHz

FSB 533(Northwood B)

2.26 GHz

2.40 GHz

2.53 GHz

2.66 GHz

2.80 GHz

3.06 GHz

FSB 800(Northwood C)

2.4 GHz 约 6500 MIPS

2.6 GHz

2.8 GHz

3.0 GHz

3.2 GHz

3.4 GHz 约 10000 MIPS

Prescott 90 nm 制程

推出于 2004年2月

处理器的整数指令管线从 20 段增加到 31 段,因此理论上可以达到更高的时脉速度

17

处理器封装使用 PGA478 与 LGA 775

LGA 775 的 Prescott 开始使用评价系统命名

总线速度为 533 / 800(133 / 200 QDR)

L2 快取为 1M

FSB533 的 515、516、517、519K、524 及 FSB800 的所有系列支援 HT 技术

FSB800 的 5x1 有 Intel 64 技术,5x1 与 5x0J 有 NX-bit 技术

全系列新增 SSE3 指令集

时脉

FSB 533

Socket 478

2.26 GHz (512 KB L2)

2.40 GHz

2.66 GHz

2.80 GHz

Socket 775

2.66 GHz (505、505J、506)

2.80 GHz (511)

2.93 GHz (515、516、517)

3.06 GHz (519、519K、524)

FSB 800

括号内是LGA775的代号

2.80 GHz (520、520J、521)

3.00 GHz (530、530J、531)

3.20 GHz (540、540J、541)

3.40 GHz (550、550J、551)

只有 LGA775 提供下列时脉

3.60 GHz (560、560J、561)

3.80 GHz (570、570J、571)

Prescott-2M 90 nm 制程

处理器封装为LGA 775

L2 快取为 2M

时脉

2.80 GHz(620)

3.00 GHz(630)

3.20 GHz(640)

3.40 GHz(650)

3.60 GHz(660、662)

3.80 GHz(670、672)

Cedar Mill 65 nm 制程

LGA775 封装

命名为 6x1

时脉由 3.0 至 3.6 GHz (631、641、651、661)

Pentium 4 EE

推出于 2003年9月日

18

EE = "Extreme Edition"

与 Pentium 4 处理器相同,但拥有 2MB 的 onboard L3 快取

LGA 775 有 FSB1066 与 FSB800,Socket478 则是只有 FSB800

时脉

3.20 GHz

3.40 GHz

3.46 GHz

3.72 GHz

Celeron

Socket 478 封装

此系列一律将 L2 快取缩减成 128K

总线为 400 MHz

Willamette-128

180 nm 制程

时脉为 1.7、1.8、2.0 GHz

Northwood-128

130 nm 制程

时脉为 1.8、2.0、2.1、2.2、2.3、2.4、2.5、2.6、2.7、2.8 GHz

Xeon

官方的标志为 Xeon,而不是 "Pentium 4 Xeon"

Xeon 1.4, 1.5, 1.7 GHz

推出于 5月21, 2001年 5月21日

二级快取 是 256KB 的 高等传输快取 (整数)

处理器封装形式是 Organic Lan Grid Array 603 (OLGA 603)

系统总线速度 400MHz

SSE2 SIMD 扩充

使用于高效能和中阶双处理器的工作站

Xeon 2.0 GHz

推出于 2001年 9月25日

Pentium D

双核心处理器

无超线程

Smithfield 90 nm 制程〔8xx系列〕

由两个 Prescott 封装在一起

1MB+1MB 二级快取 (不共享, 总共 2MB)

800MHz系统总线〔Pentium D 805 是 533MHz〕

比类似时脉的 Prescott 增加了 60% 效能

由于使用了外部的总线(FSB) 来连接两个内核,800MHz 的 FSB 不足以提供足够的带宽来

做内核间的缓存同步,造成性能瓶颈

Pentium D 是 Intel 为了抗击 AMD 的 Athlon 64X2 而临时做出的产品,从开发到发布只

用了 18 个月的时间,自身不是很完善,但是却帮助 Intel 维护了高端的市场。

19

时脉

2.66 GHz(805)

2.80 GHz(820)

3.00 GHz(830)

3.20 GHz(840)

Presler 65 nm 制程〔9XX系列〕

于2006年1月推出

2MB+2MB 二级快取 (不共享, 总共 4MB)

800MHz 系统总线

9x0 新增 VT 技术,全系列有 EM64T 技术

时脉与代号

2.8 GHz(915、920、925)

3.0 GHz(930、935)

3.2 GHz(940)

3.4 GHz(945、950)

3.6 GHz(960)

Pentium Extreme Edition

双核心处理器

超线程

Smithfield版本

3.4GHz(840)

除可开启超线程外,其他跟同核心之Pentium D一样

Presler版本

3.46, 3.73GHz(955, 965)

1066MHz系统总线

Celeron D

Prescott-256

插座 Socket 478与LGA775,AGTL+ 133 MHz FSB (QDR, FSB 533)

指令集 MMX,SSE,SSE2,SSE3,部分产品支持XD-Bit,EM64T。

核心电压 (VCore): 1.40 Volt

发布日期: 2004年6月24日

制程: 90 nm

尾数为1或6支援EM64T技术,0或5则是不支援

时脉

2.13 GHz(310)

2.26 GHz(315)

2.40 GHz(320)

2.53 GHz(325、326)

2.67 GHz(330、331)

2.80 GHz(335、336)

2.93 GHz(340、341)

3.06 GHz(345、346)

3.20 GHz(350、351)

20

3.33 GHz(355)

Cedar Mill-512

插座:LGA775,133 MHz FSB (QDR, FSB 533)。

指令集 MMX,SSE,SSE2,SSE3,支持XD-Bit,EM64T。

核心电压 (VCore): 1.3V

制程: 65 nm

频率

347: 3.06 GHz

352: 3.20 GHz

356: 3.33 GHz

360: 3.46 GHz

365: 3.60 GHz

32/64 位元兼容处理器:Intel Core 微架构系列

Intel Core 2 Duo(桌面版)

Conroe , Allendale , Wolfdale 核心

双核心

2006年7月发布

65 , 45(Wolfdale) 纳米制程

TDP 65W

增加 SSSE3 指令

增加 SSE4.1 指令 (Wolfdale)

800MHz/1066MHz/1333MHz 前置总线

Intel 64

Virtualization Technology,支援多操作系统

LaGrande Technology,enhanced security hardware extensions

Execute Disable Bit

EIST (Enhanced Intel Speedstep Technology)

iAMT2 (Intel Active Management Technology),远端管理电脑

时脉

800MHz,2M L2快取

E4300 - 1.8 GHz

E4400 - 2.0 GHz

E4500 - 2.2 GHz

E4600 - 2.4 GHz

E4700 - 2.6 GHz

1066MHz

2M L2快取

E6300 - 1.86 GHz

E6400 - 2.13 GHz

3M L3快取

E7200 - 2.53 GHz

E7300 - 2.66 GHz

21

4M L2快取

E6320 - 1.86 GHz

E6420 - 2.13 GHz

E6600 - 2.40 GHz

E6700 - 2.66 GHz

1333MHz

4M L2快取

E6550 - 2.33 GHz

E6750 - 2.66 GHz

E6850 - 3.00 GHz

6M L2快取 (Wolfdale)

E8190 - 2.66 Ghz

E8200 - 2.66 GHz

E8400 - 3.00 GHz

E8500 - 3.16 GHz

E8600 - 3.33 GHz

E8700 - 3.50 GHz

Intel Core 2 Extreme

双核心

Conroe XE核心

2006年7月发布

1066MHz前置总线

核心倍频并没有锁上

其他跟Conroe核心一样

型号:X6800 - 2.93 GHz

四核心

Kentsfield(65nm)、Yorkfield(45nm)核心

最早于2006年11月发布

1066、1333、1600 MHz 前置总线

核心倍频并没有锁上

130W TDP

其他跟 Conroe 核心一样

时脉

FSB 1066

QX6700 - 2.66 GHz

QX6800 - 2.93 GHz

FSB 1333

QX6850 - 3.00 GHz

QX9650 - 3.00 GHz(45nm)

FSB 1600

QX9770 - 3.20 GHz(45nm)

22

Intel Core 2 Quad

四核心

Kentsfield , Yorkfield 核心

65 , 45(Yorkfield) 纳米制程

2007年1月发布

TDP 95W

增加 SSSE3 指令

增加 SSE4.1 指令 (Yorkfield)

1066MHz/1333MHz 前置总线

Intel 64

Virtualization Technology,支援多操作系统

LaGrande Technology,enhanced security hardware extensions

Execute Disable Bit

EIST (Enhanced Intel Speedstep Technology)

iAMT2 (Intel Active Management Technology),远端管理电脑

时脉

1066MHz,8M L2快取

Q6600 - 2.40 GHz

Q6700 - 2.66 GHz

1333MHz (Yorkfield)

6M L2快取

Q9300 - 2.50 GHz

Q9400 - 2.66 GHz

12M L2快取

Q9450 - 2.66 Ghz

Q9550 - 2.83 GHz

Q9650 - 3.00 GHz

Celeron(Conroe-L核心)

单核心

于2007年6月推出

800MHz 系统总线

使用 Conroe 架构

65nm 制程

512KB L2快取

含 Intel EM64T,病毒防护技术(Execute Disable Bit)

时脉

Celeron 420 - 1.6 GHz

Celeron 430 - 1.8 GHz

Celeron 440 - 2.0 GHz

双核心

23

于2008年1月推出

800MHz系统总线

使用 Conroe 架构

65nm 制程

512KB L2快取

含 Intel EM64T,病毒防护技术(Execute Disable Bit)

时脉

Celeron E1200 - 1.6GHz

Celeron E1400 - 2.0GHz

Pentium Dual-Core(Conroe核心)

于2007年6月推出

800 MHz 系统总线

原生双核心设计

65 nm 制程

1MB L2 快取

含 Intel EM64T,病毒防护技术(Execute Disable Bit),EIST 省电技术

产品线

E2140 - 1.6 GHz

E2160 - 1.8 GHz

E2180 - 2.0 GHz

E2200 - 2.2 GHz

E2220 - 2.4 GHz (尚未正式发布,目前只有工程样品散片)

Intel Core 2 Duo(移動版)

Merom核心

2006年8月发布

667MHz前置总线

除了前置总线外,其他跟Conroe核心一样

64 位元处理器: Itanium系列

Itanium

2001年5月29日发布

733 MHz 及 800 MHz

Itanium 2

2002年7月8日发布

900 MHz,1 GHz,1.1 GHz,1.3 GHz,1.4 GHz,1.5 GHz,1.6 GHz,1.66 GHz,1.67 GHz

24

与本文相关的文章

发布评论

评论列表 (0)

  1. 暂无评论