2024年6月1日发(作者:吾文林)
ISA总线:
为16位系统总线,ISA槽有98个脚,数据线有16条,地址线有27条,
其余为控制信号线,接地线,电源线和时钟.其工作频率为8MHz,数据传输速率为
16MB/s.
ISA总线(顶视图)
GND 1 -I/O CH CK
备注:
B A
Reset drv 2 SD7
+5v DC 3 SD6
IRQ9 4 SD5
-5V DC 5 SD4
DRQ2 6 SD3
-12V DC 7 SD2
OWS 8 SD1
+12V DC 9 SD0
GND 10 -I/O CH RDY
-SMEMW 11 AEN
-SMEMR 12 SA19
-IOW 13 SA18
-IOR 14 SA17
-DACK3 15 SA16
DRQ3 16 SA15
-DACK1 17 SA14
DRQ1 18 SA13
-Refresh 19 SA12
SCLK 20 SA11
IRQ7 21 SA10
IRQ6 22 SA9
IRQ5 23 SA8
IRQ4 24 SA7
IRQ3 25 SA6
-DACK2 26 SA5
T/C 27 SA4
BALE 28 SA3
+5V DC 29 SA2
OSC 30 SA1
GND 31 SA0
D C
-MEM CS 1 SBHE
-I/O CS16 2 LA23
IRQ10 3 LA22
IRQ11 4 LA21
IRQ12 5 LA20
IRQ15 6 LA19
IRQ14 7 LA18
-DACK0 8 LA17
DRQ0 9 -MEM R
-DACK5 10 -MEM w
DRQ5 11 SD08
-DACK6 12 SD09
DRQ6 13 SD10
-DACK7 14 SD11
DRQ7 15 SD12
+5V DC 16 SD13
-Master 17 SD14
GND 18 SD15
1. Reset:复位,开机瞬间低→高→低.
2. IRQ: 中断请求信号
3. DRQ:DMA请求信号
4. OWS:零等待状态信号
5. SMEMW:存储器写指令.
6. SMEMR:存储器读指令.
7. IOW:I/O写命令
8. IOR:I/O读命令
9. DACK:DMA响应信号
10. Refresh:刷新脉冲
11. SLCK:系统时钟
12. T/C: 结束记数信号
13. BALE:系统地址锁存允许信号
14. OSC:基本时钟
15. IO CH CK:I/O通道检验
16. IO CHRDY I/O通道就绪
17. AEN:地址允许脉冲
18. I/O CS16:I/O 16位片选信号
19. Master:主控信号
20:SBHE:高字节允许信号
21:MEM R:内存读信号
22:MEM W:内存写信号
23:SD7—SD0 : 8条低位数据总路线 SD3到I/O芯
片上去了 ; SD2与Bios联系
24:LA23—LA17: 7条高位地址总线
25:SA19—SA0 :20条低位地址总线 (SA16-SA0到
BIOS上去了)
26:SD08—SD15 :8条高位数据总线
PCI总线:
为32位总线,且可扩展为64位,有124个脚(实际上去掉4个定位卡有120
引脚),AD线有32条,工作频率为33MHZ/66MHZ,最大传输速率133MB/S.总线宽
度32位(5V) 64位 3.3V.
PCI总线(32位)底视图
名称 信号名称 信号名称
Pin Side A1 R Side A2 R Side B1 R Side B2 R
1 TRST# 352 +12V 535 -12V ∞ TCK 0
2 TMS ∞ TD1 350 GND 0 TDO ∞
3 +5V 352
INTA#
526 +5V 351 +5V 350
4
INTC#
528 +5V 350
INTB#
526
INTD #
526
5 Reserved 543 +5V 351 PRSNT1 # ∞ Reserved ∞
6 Reserved ∞ GND 0 PRSNT2 # ∞ GND 0
7 GND 0 Reserved ∞ GND 0 Reserved ∞
8 Reset# 477 +5V 351 GND 0 CLK 734
9
GNT#
500 GND 0 GND 0
REQ #
473
10
Reserved
1955
AD(30)
477 +5V 350
AD(31)
477
11 +3.3V ∞
AD(28)
477
AD(29)
477 GND 0
12
AD(26)
477 GND 0
AD(27
477
AD(25)
477
13
AD(24)
476
IDSEL
593 +3.3V ∞
C/BE #(3)
486
14 +3.3V ∞
AD(22)
477
AD(23)
477 GND 0
15
AD(20)
477 GND 0
AD(21)
477
AD(19)
477
16
AD(18)
460
AD(16)
477 +3.3V ∞
AD(17)
477
17 +3.3V ∞
FRAME#
477
C/BE #(2)
484 GND 0
18 GND 0
TRDY #
477
IRDY #
477 TRDY # ∞
19 GND 0
STOP #
477
DEVSEL #
484 GND 0
20 +3.3V ∞ SDONE 1669
LOCK #
497 PERR # 1666
21
SBO #
1667 GND 0 +3.3V ∞
SERR #
472
22
PAR
476
AD(15)
477 +3.3V ∞
C/BE #(1)
485
23 +3.3V ∞
AD(13)
477
AD(14)
477 GND 0
24
AD(11)
477 GND 0
AD(12)
477
AD(10)
477
定位卡 定位卡
25
AD(09)
477 GND 0
定位卡 定位卡
26
C/BE #(0)
485
AD(08)
477
27 +3.3V ∞
AD(06)
477
AD(07)
477 +3.3V ∞
28
AD(04)
477 GND 0
AD(O5)
477
AD(03)
477
29
AD(02)
477
AD(00)
477 GND 0
AD(01)
477
30 +5V 350
REQ 64#
1880 +5V 350 ACK 64# ∞
31 +5V 351 +5V 352 +5V 350 +5V 350
注:1、”#”表低电平有效.2、Reserved为保留线.3、GND为
地.4、AD线为数据地址复合线.
AGP总线:
为图形加速端口直接跟北桥相连,让图形处理器与系统的主内存直接相连增加
传输速率,在显存不足的情况下可以直接调用主内存,分别达到AGP 1X 266MB/S、
AGP 2X 533MB/S、AGP 4X 1066MB/S、AGP 8X 2132MB/S,AGP总有132脚,AD线有
32条,在维修时可以理解为高速的PCI总线.
A
2
4脚为RST B
2
4脚为CLK AD 线有32条 VCC=3 .3V, VDD=1.5V
AGP底视图
Pin
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
A1
TYFEDT#
USB
R
A2
12v
GO-AGP8X
GND
RST#
VCC3.3
MB-AGP8X
GND
SBA1#
SBA3#
GND
SBA7#
R
B1
5V
USB+
R
B2
OVRCNT#
5V
GND
CLK
VCC3.3
ST2
GND
SBA0#
SBA2#
GND
SBA6#
R
INTI# INTB#
REQ
ST0
RBF
RESERVED
VCC3.3
SB-STBF
SBA4#
GNT
ST1
RESERVED
WBF
VCC3.3
SB-STBS
SBA5
AD30
AD24
AD-STBS1
VDDQ1.5
VCC3.3
AD28
AD26
BE3
AD22
GND
AD31
AD25
AD-STF1
VDDQ1.5
VCC3.3
AD29
AD27
AD23
AD21
GND
AD20
AD18
VDDQ1.5
KEY
KEY
TRDY#
PME#
PAR
VDDQ1.5
AD16
FRAME#
STOP#
AD15
AD13
BEO
AD-STBSO
GND
AD2
AD0
GND
GND
KEY
KEY
GND
AD19
AD17
AD11
AD9
AD6
AD4
VDDQ1.5
KEY
KEY
DEVSEL#
PERR#
SERR
VDDQ1.5
GND
C#/BE2
IRDY#
KEY
KEY
VDDQ1.5
GND
AD12
AD10
AD7
AD5
C#/BE1
AD14
GND
BDDQ1.5 VDDQ1.5
AD8
ADSTBFO
AD3
AD1
GND
VDD1.5
AGPvrefgc
VDDQ1.5
AGPvrefgc
AGP的关键信号:和PCI类似,但时钟不同,主要信号来自北桥 复位
和PCI并联
168线DIMM引脚(底视图)
引脚
1
2
3
4
5
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
信号名称
GND
R
0
492
492
492
492
492
492
492
492
492
492
002
1
496
504
496
495
495
495
495
672
002
497
504
263
1
490
490
490
263
1
1
490
490
490
490
263
490
490
673
002
002
信号名称
R
492
492
263
492
492
492
492
263
492
491
1
263
507
498
002
495
495
495
263
494
1865
501
002
1
490
002
490
490
490
1
002
490
002
490
490
490
490
002
1
002
263
D
33
D
35
D
36
D
38
D
40
D
41
D
43
D
45
D
46
CB
4
D
32
D
34
D
37
D
39
GND
V
CC
信号名称
GND
信号名称
R
D
1
D
3
D
4
D
6
D
0
D
2
V
CC
D
5
D
7
D
42
D
44
V
CC
D
47
CB
5
NC
V
CC
DQM
4
D
8
D
9
D
11
D
13
D
14
CB
0
GND
NC
/WE
DQM
1
D/C
GND
NC
CAS
DQM5
RAS
A1
A5
A9
A11
CLK1
GND
CS
1
A
3
A
7
GND
BA
0
V
CC
A
0
A
4
A
8
GND
D
10
D
12
V
CC
D
15
CB
1
NC
V
CC
DQM
0
CS
0
A
2
A
6
A
10
/AP
CLK
0
DC
DQM
2
DC
NC
V
CC
GND
A
12
CS
3
DQM
7
V
CC
NC
CKE
0
DQM
6
GND
NC
BA
1
V
CC
GND
CS
2
CB
7
D
48
D
50
V
CC
NC
NC
CB
6
D
49
D
51
D
52
D
54
D
57
D
59
D
60
D
62
DQM
3
V
CC
NC
GND
CB
3
D
16
D
18
CB
2
D
17
D
19
D
20
D
22
D
25
D
27
D
28
D
30
GND
D
53
D
55
D
56
D
58
D
61
D
63
CLK
3
SA
0
SA
2
V
CC
VREF
GND
GND
V
CC
NC
CKE
1
D
21
D
23
D
24
D
26
V
CC
GND
NC
SA
1
V
CC
D
29
D
31
CLK
2
NC
SCL
VREF
GND
GND
GND
NC
CDA
V
CC
注:关键信号:64根数据线+16根地址线+4根时钟+2片选+2行列选通
+3.3V供电 CS为片选 CLK为时钟 VCC为3.3V NC为空脚,GND为 地
CAS行选通 RAS列选通
DDR184PIN 底视图
PIN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
信号线定义
SMBCLK
WP
D59
DQS#7
D57
VDD/D
D51
DQS#6
DCLK2
GND
D48
VDD
D42
GND
D41
VDD
D35
GND
DQS#4
VDD
SBS1
GND
A0
VDD
CB0
GND
D27
VDD
DQS#3
GND
A5
VDD
D18
GND
D17
VDD
D11
GND
DCLK1
DQS#1
D8
NC
D3
D2
D1
D0
2:GND:接地
3:D:数据线
R
信号线定义
SMBDATA
GND
D58
VDD
D56
GND
D50
VDD
DCLK2#
D49
NC/CS2
D43
DQS#5
SCASA#
SWEA#
D40
SBS0
D34
D33
D32
CB3
CB2
DQS8
CB1
A1
A2
D26
A4
D25
D24
D19
A7
A9
DQS#2
D16
CKE0
D10
DCLK1#
VDD
D9
GND
NC
VDD
DQS#0
GND
VREF
R
信号线定义
VDD
SA1
VDD
D62
GND
D60
VDD
D54
VDD
D53
VDD
D47
GND
CS#1
VDD
SRASA#
GND
D38
VDD
D36
CB7
CB6
DQM8
DCLK0#
VDD
CB4
GND
A3
VDD
D28
GND
A8
VDD
A11
GND
D20
VDD
D15
VDD
D13
VDD
NC
GND
D6
VDD
D4
R
信号线定义
SA2
SA0
D63
DQM7
D61
NC
D55
DQM6
NC
D52
NC/CS3
D46
DQM5
CS#0
D45
D44
D39
DQM4
D37
GND
VDD
A10
GND
DCLK0
CB5
D31
D30
BQM3
D29
A6
D23
D22
DQM2
D21
A12
BA2
CKE1
D14
DQM1
D12
A13
NC
D7
DQM0
D5
GND
R
注: 1:VDD:2.5V 4:A:地址线
5:DCLK:时钟
6:NC:空脚
关键信号:64根数据+17根地址+6时钟+片选+行列选通+2.5V供电+1.25V数据线的供电
打印口底视图:
1 2 3 4 5 6 7 8 9 10 11 12
地 地 地 地 地 地 地 地 589 589 559 589
13 14 15 16 17 18 19 20 21 22 23 24 25
558 559 558 558 589 589 589 589 589 589 589 590 589
COM口底视图:
2
1 3 4
1616 空 1616 1616
7 8 9
5 6
1612 1617
空 空 空
IDE和FDD(顶视图)
IDE接口定义 FDD接口定义
IDE
引脚 引脚 IDE信号 引脚 信号 引脚 信号
信号
Reset GND Redaced write(o)
1 2 1 GND 2
D
7
D
8
Head load(I)
3 4 3 保留 4
D
6
D
9
FDHDIN
5 6 5 GND 6
D
5
D
10
Index(o)
7 8 7 GND 8
D
4
D
11
Motor enadle 1 (I)
9 10 9 GND 10
D
3
D
12
Drive select 0 (I)
11 12 11 GND 12
D
2
D
13
Drive select 1 (I)
13 14 13 GND 14
D
1
D
14
Motor enadle 0 (I)
15 16 15 GND 16
D
0
D
15
Driect select(I)
17 18 17 GND 18
GND Step(I)
19 20 KEY(未用) 19 GND 20
DMARQ
22
GND Write data (I)
21 21 GND 22
DIOW- GND Write enable(I)
23 24 23 GND 24
DIOR- GND Track 0 (o)
25 26 25 GND 26
IORDY Write protect(o)
27 28 ALE(允许) 27 GND 28
DMACK
30
GND Read data (o)
29 29 GND 30
INTRQ IOCS16 Head select(I)
31 32 31 GND 32
DA1 PDIAG- Disk change (o)
33 34 33 GND 34
DA0 DA2
35 36 注:”O”表来源于驱动器的信号.”I”表来源于接口
CSO
fx
CSI
fx
控制器的信号.
37 38
DASP GND
39 40
注:1、DMARQ DMA请求信号 ; 2、DMACK为DMA响应信号 ; 3、IORDY为IO设备就
绪信号 ; 4、INTRQ为中断请求信号 ; 5、IOCS16#为IO片选16 ;
2024年6月1日发(作者:吾文林)
ISA总线:
为16位系统总线,ISA槽有98个脚,数据线有16条,地址线有27条,
其余为控制信号线,接地线,电源线和时钟.其工作频率为8MHz,数据传输速率为
16MB/s.
ISA总线(顶视图)
GND 1 -I/O CH CK
备注:
B A
Reset drv 2 SD7
+5v DC 3 SD6
IRQ9 4 SD5
-5V DC 5 SD4
DRQ2 6 SD3
-12V DC 7 SD2
OWS 8 SD1
+12V DC 9 SD0
GND 10 -I/O CH RDY
-SMEMW 11 AEN
-SMEMR 12 SA19
-IOW 13 SA18
-IOR 14 SA17
-DACK3 15 SA16
DRQ3 16 SA15
-DACK1 17 SA14
DRQ1 18 SA13
-Refresh 19 SA12
SCLK 20 SA11
IRQ7 21 SA10
IRQ6 22 SA9
IRQ5 23 SA8
IRQ4 24 SA7
IRQ3 25 SA6
-DACK2 26 SA5
T/C 27 SA4
BALE 28 SA3
+5V DC 29 SA2
OSC 30 SA1
GND 31 SA0
D C
-MEM CS 1 SBHE
-I/O CS16 2 LA23
IRQ10 3 LA22
IRQ11 4 LA21
IRQ12 5 LA20
IRQ15 6 LA19
IRQ14 7 LA18
-DACK0 8 LA17
DRQ0 9 -MEM R
-DACK5 10 -MEM w
DRQ5 11 SD08
-DACK6 12 SD09
DRQ6 13 SD10
-DACK7 14 SD11
DRQ7 15 SD12
+5V DC 16 SD13
-Master 17 SD14
GND 18 SD15
1. Reset:复位,开机瞬间低→高→低.
2. IRQ: 中断请求信号
3. DRQ:DMA请求信号
4. OWS:零等待状态信号
5. SMEMW:存储器写指令.
6. SMEMR:存储器读指令.
7. IOW:I/O写命令
8. IOR:I/O读命令
9. DACK:DMA响应信号
10. Refresh:刷新脉冲
11. SLCK:系统时钟
12. T/C: 结束记数信号
13. BALE:系统地址锁存允许信号
14. OSC:基本时钟
15. IO CH CK:I/O通道检验
16. IO CHRDY I/O通道就绪
17. AEN:地址允许脉冲
18. I/O CS16:I/O 16位片选信号
19. Master:主控信号
20:SBHE:高字节允许信号
21:MEM R:内存读信号
22:MEM W:内存写信号
23:SD7—SD0 : 8条低位数据总路线 SD3到I/O芯
片上去了 ; SD2与Bios联系
24:LA23—LA17: 7条高位地址总线
25:SA19—SA0 :20条低位地址总线 (SA16-SA0到
BIOS上去了)
26:SD08—SD15 :8条高位数据总线
PCI总线:
为32位总线,且可扩展为64位,有124个脚(实际上去掉4个定位卡有120
引脚),AD线有32条,工作频率为33MHZ/66MHZ,最大传输速率133MB/S.总线宽
度32位(5V) 64位 3.3V.
PCI总线(32位)底视图
名称 信号名称 信号名称
Pin Side A1 R Side A2 R Side B1 R Side B2 R
1 TRST# 352 +12V 535 -12V ∞ TCK 0
2 TMS ∞ TD1 350 GND 0 TDO ∞
3 +5V 352
INTA#
526 +5V 351 +5V 350
4
INTC#
528 +5V 350
INTB#
526
INTD #
526
5 Reserved 543 +5V 351 PRSNT1 # ∞ Reserved ∞
6 Reserved ∞ GND 0 PRSNT2 # ∞ GND 0
7 GND 0 Reserved ∞ GND 0 Reserved ∞
8 Reset# 477 +5V 351 GND 0 CLK 734
9
GNT#
500 GND 0 GND 0
REQ #
473
10
Reserved
1955
AD(30)
477 +5V 350
AD(31)
477
11 +3.3V ∞
AD(28)
477
AD(29)
477 GND 0
12
AD(26)
477 GND 0
AD(27
477
AD(25)
477
13
AD(24)
476
IDSEL
593 +3.3V ∞
C/BE #(3)
486
14 +3.3V ∞
AD(22)
477
AD(23)
477 GND 0
15
AD(20)
477 GND 0
AD(21)
477
AD(19)
477
16
AD(18)
460
AD(16)
477 +3.3V ∞
AD(17)
477
17 +3.3V ∞
FRAME#
477
C/BE #(2)
484 GND 0
18 GND 0
TRDY #
477
IRDY #
477 TRDY # ∞
19 GND 0
STOP #
477
DEVSEL #
484 GND 0
20 +3.3V ∞ SDONE 1669
LOCK #
497 PERR # 1666
21
SBO #
1667 GND 0 +3.3V ∞
SERR #
472
22
PAR
476
AD(15)
477 +3.3V ∞
C/BE #(1)
485
23 +3.3V ∞
AD(13)
477
AD(14)
477 GND 0
24
AD(11)
477 GND 0
AD(12)
477
AD(10)
477
定位卡 定位卡
25
AD(09)
477 GND 0
定位卡 定位卡
26
C/BE #(0)
485
AD(08)
477
27 +3.3V ∞
AD(06)
477
AD(07)
477 +3.3V ∞
28
AD(04)
477 GND 0
AD(O5)
477
AD(03)
477
29
AD(02)
477
AD(00)
477 GND 0
AD(01)
477
30 +5V 350
REQ 64#
1880 +5V 350 ACK 64# ∞
31 +5V 351 +5V 352 +5V 350 +5V 350
注:1、”#”表低电平有效.2、Reserved为保留线.3、GND为
地.4、AD线为数据地址复合线.
AGP总线:
为图形加速端口直接跟北桥相连,让图形处理器与系统的主内存直接相连增加
传输速率,在显存不足的情况下可以直接调用主内存,分别达到AGP 1X 266MB/S、
AGP 2X 533MB/S、AGP 4X 1066MB/S、AGP 8X 2132MB/S,AGP总有132脚,AD线有
32条,在维修时可以理解为高速的PCI总线.
A
2
4脚为RST B
2
4脚为CLK AD 线有32条 VCC=3 .3V, VDD=1.5V
AGP底视图
Pin
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
A1
TYFEDT#
USB
R
A2
12v
GO-AGP8X
GND
RST#
VCC3.3
MB-AGP8X
GND
SBA1#
SBA3#
GND
SBA7#
R
B1
5V
USB+
R
B2
OVRCNT#
5V
GND
CLK
VCC3.3
ST2
GND
SBA0#
SBA2#
GND
SBA6#
R
INTI# INTB#
REQ
ST0
RBF
RESERVED
VCC3.3
SB-STBF
SBA4#
GNT
ST1
RESERVED
WBF
VCC3.3
SB-STBS
SBA5
AD30
AD24
AD-STBS1
VDDQ1.5
VCC3.3
AD28
AD26
BE3
AD22
GND
AD31
AD25
AD-STF1
VDDQ1.5
VCC3.3
AD29
AD27
AD23
AD21
GND
AD20
AD18
VDDQ1.5
KEY
KEY
TRDY#
PME#
PAR
VDDQ1.5
AD16
FRAME#
STOP#
AD15
AD13
BEO
AD-STBSO
GND
AD2
AD0
GND
GND
KEY
KEY
GND
AD19
AD17
AD11
AD9
AD6
AD4
VDDQ1.5
KEY
KEY
DEVSEL#
PERR#
SERR
VDDQ1.5
GND
C#/BE2
IRDY#
KEY
KEY
VDDQ1.5
GND
AD12
AD10
AD7
AD5
C#/BE1
AD14
GND
BDDQ1.5 VDDQ1.5
AD8
ADSTBFO
AD3
AD1
GND
VDD1.5
AGPvrefgc
VDDQ1.5
AGPvrefgc
AGP的关键信号:和PCI类似,但时钟不同,主要信号来自北桥 复位
和PCI并联
168线DIMM引脚(底视图)
引脚
1
2
3
4
5
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
信号名称
GND
R
0
492
492
492
492
492
492
492
492
492
492
002
1
496
504
496
495
495
495
495
672
002
497
504
263
1
490
490
490
263
1
1
490
490
490
490
263
490
490
673
002
002
信号名称
R
492
492
263
492
492
492
492
263
492
491
1
263
507
498
002
495
495
495
263
494
1865
501
002
1
490
002
490
490
490
1
002
490
002
490
490
490
490
002
1
002
263
D
33
D
35
D
36
D
38
D
40
D
41
D
43
D
45
D
46
CB
4
D
32
D
34
D
37
D
39
GND
V
CC
信号名称
GND
信号名称
R
D
1
D
3
D
4
D
6
D
0
D
2
V
CC
D
5
D
7
D
42
D
44
V
CC
D
47
CB
5
NC
V
CC
DQM
4
D
8
D
9
D
11
D
13
D
14
CB
0
GND
NC
/WE
DQM
1
D/C
GND
NC
CAS
DQM5
RAS
A1
A5
A9
A11
CLK1
GND
CS
1
A
3
A
7
GND
BA
0
V
CC
A
0
A
4
A
8
GND
D
10
D
12
V
CC
D
15
CB
1
NC
V
CC
DQM
0
CS
0
A
2
A
6
A
10
/AP
CLK
0
DC
DQM
2
DC
NC
V
CC
GND
A
12
CS
3
DQM
7
V
CC
NC
CKE
0
DQM
6
GND
NC
BA
1
V
CC
GND
CS
2
CB
7
D
48
D
50
V
CC
NC
NC
CB
6
D
49
D
51
D
52
D
54
D
57
D
59
D
60
D
62
DQM
3
V
CC
NC
GND
CB
3
D
16
D
18
CB
2
D
17
D
19
D
20
D
22
D
25
D
27
D
28
D
30
GND
D
53
D
55
D
56
D
58
D
61
D
63
CLK
3
SA
0
SA
2
V
CC
VREF
GND
GND
V
CC
NC
CKE
1
D
21
D
23
D
24
D
26
V
CC
GND
NC
SA
1
V
CC
D
29
D
31
CLK
2
NC
SCL
VREF
GND
GND
GND
NC
CDA
V
CC
注:关键信号:64根数据线+16根地址线+4根时钟+2片选+2行列选通
+3.3V供电 CS为片选 CLK为时钟 VCC为3.3V NC为空脚,GND为 地
CAS行选通 RAS列选通
DDR184PIN 底视图
PIN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
信号线定义
SMBCLK
WP
D59
DQS#7
D57
VDD/D
D51
DQS#6
DCLK2
GND
D48
VDD
D42
GND
D41
VDD
D35
GND
DQS#4
VDD
SBS1
GND
A0
VDD
CB0
GND
D27
VDD
DQS#3
GND
A5
VDD
D18
GND
D17
VDD
D11
GND
DCLK1
DQS#1
D8
NC
D3
D2
D1
D0
2:GND:接地
3:D:数据线
R
信号线定义
SMBDATA
GND
D58
VDD
D56
GND
D50
VDD
DCLK2#
D49
NC/CS2
D43
DQS#5
SCASA#
SWEA#
D40
SBS0
D34
D33
D32
CB3
CB2
DQS8
CB1
A1
A2
D26
A4
D25
D24
D19
A7
A9
DQS#2
D16
CKE0
D10
DCLK1#
VDD
D9
GND
NC
VDD
DQS#0
GND
VREF
R
信号线定义
VDD
SA1
VDD
D62
GND
D60
VDD
D54
VDD
D53
VDD
D47
GND
CS#1
VDD
SRASA#
GND
D38
VDD
D36
CB7
CB6
DQM8
DCLK0#
VDD
CB4
GND
A3
VDD
D28
GND
A8
VDD
A11
GND
D20
VDD
D15
VDD
D13
VDD
NC
GND
D6
VDD
D4
R
信号线定义
SA2
SA0
D63
DQM7
D61
NC
D55
DQM6
NC
D52
NC/CS3
D46
DQM5
CS#0
D45
D44
D39
DQM4
D37
GND
VDD
A10
GND
DCLK0
CB5
D31
D30
BQM3
D29
A6
D23
D22
DQM2
D21
A12
BA2
CKE1
D14
DQM1
D12
A13
NC
D7
DQM0
D5
GND
R
注: 1:VDD:2.5V 4:A:地址线
5:DCLK:时钟
6:NC:空脚
关键信号:64根数据+17根地址+6时钟+片选+行列选通+2.5V供电+1.25V数据线的供电
打印口底视图:
1 2 3 4 5 6 7 8 9 10 11 12
地 地 地 地 地 地 地 地 589 589 559 589
13 14 15 16 17 18 19 20 21 22 23 24 25
558 559 558 558 589 589 589 589 589 589 589 590 589
COM口底视图:
2
1 3 4
1616 空 1616 1616
7 8 9
5 6
1612 1617
空 空 空
IDE和FDD(顶视图)
IDE接口定义 FDD接口定义
IDE
引脚 引脚 IDE信号 引脚 信号 引脚 信号
信号
Reset GND Redaced write(o)
1 2 1 GND 2
D
7
D
8
Head load(I)
3 4 3 保留 4
D
6
D
9
FDHDIN
5 6 5 GND 6
D
5
D
10
Index(o)
7 8 7 GND 8
D
4
D
11
Motor enadle 1 (I)
9 10 9 GND 10
D
3
D
12
Drive select 0 (I)
11 12 11 GND 12
D
2
D
13
Drive select 1 (I)
13 14 13 GND 14
D
1
D
14
Motor enadle 0 (I)
15 16 15 GND 16
D
0
D
15
Driect select(I)
17 18 17 GND 18
GND Step(I)
19 20 KEY(未用) 19 GND 20
DMARQ
22
GND Write data (I)
21 21 GND 22
DIOW- GND Write enable(I)
23 24 23 GND 24
DIOR- GND Track 0 (o)
25 26 25 GND 26
IORDY Write protect(o)
27 28 ALE(允许) 27 GND 28
DMACK
30
GND Read data (o)
29 29 GND 30
INTRQ IOCS16 Head select(I)
31 32 31 GND 32
DA1 PDIAG- Disk change (o)
33 34 33 GND 34
DA0 DA2
35 36 注:”O”表来源于驱动器的信号.”I”表来源于接口
CSO
fx
CSI
fx
控制器的信号.
37 38
DASP GND
39 40
注:1、DMARQ DMA请求信号 ; 2、DMACK为DMA响应信号 ; 3、IORDY为IO设备就
绪信号 ; 4、INTRQ为中断请求信号 ; 5、IOCS16#为IO片选16 ;