2024年3月28日发(作者:丹乐心)
ICL7650 斩波稳零运算放大器的原理及应用
ICL7650 是 Intersil 公司利用动态校零技术和 CMOS 工艺制作的斩波稳零
式高精度运放,它具有输入偏置电流小、失调小、增益高、共模抑制能力强、
响应快、漂移低、性能稳定及价格低廉等优点。 1 芯片结构 ICL7650 采
用 14 脚双列直插式和 8 脚金属壳两种封装形式,图 1 所示是最常用的 14 脚双
列直插式封装的引脚排列图。各引脚的功能说明如下: CEXTB:外接电容
CEXTB; CEXTA:外接电容 CEXTA; -IN:反相输入端; +IN:同相输
入端; V-:负电源端; CRETN:CEXTA 和 CEXTB 的公共端;
V+:正电源端; OUTCLAMP:箝位端; OUTPUT:输出端;
INTCLKOUT:时钟输出端; EXTCLKIN:时钟输入端;
时钟控制端,可通过该端选择使用内部时钟或外部时钟。当选择外部时
钟时,该端接负电源端(V-),并在时钟输入端(EXTCLKIN)引入外部时钟
信号。当该端开路或接 V+时,电路将使用内部时钟去控制其它电路的工作。
2 工作原理 ICL7650 利用动态校零技术消除了 CMOS 器件固有的失调和
漂移,从而摆脱了传统斩波稳零电路的束缚,克服了传统斩波稳零放大器的这
些缺点。 ICL7650 的工作原理如图 2 所示。图中,MAIN 是主放大器
(CMOS 运算放大器),NULL 是调零放大器(CMOS 高增益运算放大器)。电
路通过电子开关的转换来进行两个阶段工作,第一是在内部时钟(OSC)的上
半周期,电子开关 A 和 B 导通,和 C 断开,电路处于误差检测和寄存阶段;
第二是在内部 时钟的下半周期,电子开关和 C 导通,A 和 B 断开,电路处于
动态校零和放大阶段。 由于 ICL7650 中的 NULL 运算放大器的增益 A0N
一般设计在 100dB 左右,因此,即使主运放 MAIN 的失调电压 VOSN 达到
2024年3月28日发(作者:丹乐心)
ICL7650 斩波稳零运算放大器的原理及应用
ICL7650 是 Intersil 公司利用动态校零技术和 CMOS 工艺制作的斩波稳零
式高精度运放,它具有输入偏置电流小、失调小、增益高、共模抑制能力强、
响应快、漂移低、性能稳定及价格低廉等优点。 1 芯片结构 ICL7650 采
用 14 脚双列直插式和 8 脚金属壳两种封装形式,图 1 所示是最常用的 14 脚双
列直插式封装的引脚排列图。各引脚的功能说明如下: CEXTB:外接电容
CEXTB; CEXTA:外接电容 CEXTA; -IN:反相输入端; +IN:同相输
入端; V-:负电源端; CRETN:CEXTA 和 CEXTB 的公共端;
V+:正电源端; OUTCLAMP:箝位端; OUTPUT:输出端;
INTCLKOUT:时钟输出端; EXTCLKIN:时钟输入端;
时钟控制端,可通过该端选择使用内部时钟或外部时钟。当选择外部时
钟时,该端接负电源端(V-),并在时钟输入端(EXTCLKIN)引入外部时钟
信号。当该端开路或接 V+时,电路将使用内部时钟去控制其它电路的工作。
2 工作原理 ICL7650 利用动态校零技术消除了 CMOS 器件固有的失调和
漂移,从而摆脱了传统斩波稳零电路的束缚,克服了传统斩波稳零放大器的这
些缺点。 ICL7650 的工作原理如图 2 所示。图中,MAIN 是主放大器
(CMOS 运算放大器),NULL 是调零放大器(CMOS 高增益运算放大器)。电
路通过电子开关的转换来进行两个阶段工作,第一是在内部时钟(OSC)的上
半周期,电子开关 A 和 B 导通,和 C 断开,电路处于误差检测和寄存阶段;
第二是在内部 时钟的下半周期,电子开关和 C 导通,A 和 B 断开,电路处于
动态校零和放大阶段。 由于 ICL7650 中的 NULL 运算放大器的增益 A0N
一般设计在 100dB 左右,因此,即使主运放 MAIN 的失调电压 VOSN 达到