2024年4月25日发(作者:敛语儿)
基于Cadance Innovus的高速4核ARM Cortex-
A17CPU物理实现
王胤翔;孙艳;王伟奇
【期刊名称】《中国集成电路》
【年(卷),期】2018(27)12
【摘 要】移动应用对移动处理器性能、功耗的要求不断提升.如何提高主流的
ARM CPU的频率来达到提高性能的目的成为处理器物理设计的重点之一,业界的
选择主要有ARM处理器优化套件(Processor Optimization Pack,以下简称POP)
解决方案或是各公司的自有技术.对采用这两种方法的设计进行比较,结果显示:在
28 nm工艺节点,对于4核ARM Cortex-A17的设计,采用Innovus进行物理实现,
大部分功耗、性能、面积(Power、Performance、Area,以下简称PPA)指标超越
基于POP解决方案的设计,证明了Innovus在高速ARM CPU设计中的优异性能.
【总页数】7页(P37-43)
【作 者】王胤翔;孙艳;王伟奇
【作者单位】上海兆芯集成电路有限公司,上海201203;上海兆芯集成电路有限公
司,上海201203;上海兆芯集成电路有限公司,上海201203
【正文语种】中 文
【相关文献】
1.基于ARM核的核地球物理数据采集卡的设计 [J], 罗耀耀;葛良全;花永涛;米耀辉
2.基于ARM与GPS的核地球物理数据采集系统研究 [J], 苗风东;郭季;潘三博
3.基于ARM核的GPS接收机的设计与实现 [J], 张青苗;刘永鸿
4.基于ARM平台AMP架构下从核重复加载设计与实现 [J], 李鑫志;戈志华;刘向
明
5.基于Innovus提升芯片性能的物理实现方法 [J], 边少鲜;David He;栾晓琨;蒋剑
锋;翟飞雪;蔡准
因版权原因,仅展示原文概要,查看原文内容请购买
2024年4月25日发(作者:敛语儿)
基于Cadance Innovus的高速4核ARM Cortex-
A17CPU物理实现
王胤翔;孙艳;王伟奇
【期刊名称】《中国集成电路》
【年(卷),期】2018(27)12
【摘 要】移动应用对移动处理器性能、功耗的要求不断提升.如何提高主流的
ARM CPU的频率来达到提高性能的目的成为处理器物理设计的重点之一,业界的
选择主要有ARM处理器优化套件(Processor Optimization Pack,以下简称POP)
解决方案或是各公司的自有技术.对采用这两种方法的设计进行比较,结果显示:在
28 nm工艺节点,对于4核ARM Cortex-A17的设计,采用Innovus进行物理实现,
大部分功耗、性能、面积(Power、Performance、Area,以下简称PPA)指标超越
基于POP解决方案的设计,证明了Innovus在高速ARM CPU设计中的优异性能.
【总页数】7页(P37-43)
【作 者】王胤翔;孙艳;王伟奇
【作者单位】上海兆芯集成电路有限公司,上海201203;上海兆芯集成电路有限公
司,上海201203;上海兆芯集成电路有限公司,上海201203
【正文语种】中 文
【相关文献】
1.基于ARM核的核地球物理数据采集卡的设计 [J], 罗耀耀;葛良全;花永涛;米耀辉
2.基于ARM与GPS的核地球物理数据采集系统研究 [J], 苗风东;郭季;潘三博
3.基于ARM核的GPS接收机的设计与实现 [J], 张青苗;刘永鸿
4.基于ARM平台AMP架构下从核重复加载设计与实现 [J], 李鑫志;戈志华;刘向
明
5.基于Innovus提升芯片性能的物理实现方法 [J], 边少鲜;David He;栾晓琨;蒋剑
锋;翟飞雪;蔡准
因版权原因,仅展示原文概要,查看原文内容请购买