2024年4月26日发(作者:谬韵磬)
LD3320芯片(图4-1)是一款“语音识别”专用芯片,基于ICRoute公司设计生产。该芯片集成了
语音识别处理器和部分外设电路,包括麦克风接口、AD、DA转换器、声音输出接口等。本芯片高效
与节能,不需要外接任何如Flash、RAM等的存储芯片,直接集成在功能所需的器件即可以实现语
音识别/声控/人机对话功能。另外,可以任意动态编辑识别的关键词语列表.
图4-1
4.2功能介绍
通过ICRoute公司特有的快速而稳定的优化算法,完成非特定人语音识别。不需用户事先训练和
录音,识别准确率95%。
不需要外接任何辅助的Flash芯片,RAM芯片和AD芯片,就可以完成语音识别功能真正提供了
单芯片语音识别解决方案。
每次识别最多可以设置50项候选识别句,每个识别句可以是单字,词组或短句,度为不超过10
个汉字或者79个字节的拼音串。另一方面,识别句内容可以动态编辑修改,因此可由一个系统支持
多种场景。
芯片内部已经准备了16位A/D转换器、16位D/A转换器和功放电路,麦克风、立体声耳机和
单声道喇叭可以很方便地和芯片管脚连接。立体声耳机接口的输幽功率为20mW,而喇叭接口的输
出功率为550mW,能产生清晰响亮的声音。
支持并行和串行接口,串行方式可以简化与其他模块的连接。可设置为休眠状态,而且可以方便地
激活。
支持MP3播放功能,无需外围辅助器件,主控MCU将MP3数据依次送入LD3320芯片内部就
可以从芯片的相应PIN输出声音。产品设计可以选择从立体声的耳机或者单声道喇叭来获得声音输
出。支持MPEGI(ISO/IEC11172-3), MPEG2(ISO/IEC13818-3)和MPEG 2.5 layer 3等格式。
工作供电为3. 3V,如果用于便携式系统,使用3节AA电池就可以满足供电需要。
4.3内部电路的简单逻辑图
图4-2
电压要求:
VDD 数字电路用电源输入 3. 0 V - 3. 3 V
VDDIO 数字1/0电路用电源输入 1. 65 V - VDD
VDDA 模拟电路用电源输入 3. 0 V - 4. 0 V
为简化设计,可统一使用3. 3v电压输入供电。
时钟(Clock)
芯片必须连接外部时钟电路,频率范围可以是4-48MHz;而芯片内部配备PLL频率合成器,可产生
特定的频率供内部模块使用。
复位
对芯片的进行复位(高电平)必须在VDDA/VDD/ VDDIO电压都稳定后进行。无论芯片在进行任何
运算,复位信号都可以复位芯片为初始状态,并使各寄存器恢复默认值。如果没有设定指令(对寄存
器的设置),复位后芯片将进入休眠状态。此后,一个CSB:高电平,片选信号就重新激活芯片进入
工作状态。
并行接口
本芯片可通过并行方式和外部主CPU连接,此时使用8根数据线(PO-P7),4个控制信号(WRB#,
RDB#,CS冰,AO),以及一个中断返回信号(INTB#)。
串行接口
串行接口通过SPI协议和外部主CPU连接,首先要将MD接高电平,而将(SPIS:1:)接地。此
2024年4月26日发(作者:谬韵磬)
LD3320芯片(图4-1)是一款“语音识别”专用芯片,基于ICRoute公司设计生产。该芯片集成了
语音识别处理器和部分外设电路,包括麦克风接口、AD、DA转换器、声音输出接口等。本芯片高效
与节能,不需要外接任何如Flash、RAM等的存储芯片,直接集成在功能所需的器件即可以实现语
音识别/声控/人机对话功能。另外,可以任意动态编辑识别的关键词语列表.
图4-1
4.2功能介绍
通过ICRoute公司特有的快速而稳定的优化算法,完成非特定人语音识别。不需用户事先训练和
录音,识别准确率95%。
不需要外接任何辅助的Flash芯片,RAM芯片和AD芯片,就可以完成语音识别功能真正提供了
单芯片语音识别解决方案。
每次识别最多可以设置50项候选识别句,每个识别句可以是单字,词组或短句,度为不超过10
个汉字或者79个字节的拼音串。另一方面,识别句内容可以动态编辑修改,因此可由一个系统支持
多种场景。
芯片内部已经准备了16位A/D转换器、16位D/A转换器和功放电路,麦克风、立体声耳机和
单声道喇叭可以很方便地和芯片管脚连接。立体声耳机接口的输幽功率为20mW,而喇叭接口的输
出功率为550mW,能产生清晰响亮的声音。
支持并行和串行接口,串行方式可以简化与其他模块的连接。可设置为休眠状态,而且可以方便地
激活。
支持MP3播放功能,无需外围辅助器件,主控MCU将MP3数据依次送入LD3320芯片内部就
可以从芯片的相应PIN输出声音。产品设计可以选择从立体声的耳机或者单声道喇叭来获得声音输
出。支持MPEGI(ISO/IEC11172-3), MPEG2(ISO/IEC13818-3)和MPEG 2.5 layer 3等格式。
工作供电为3. 3V,如果用于便携式系统,使用3节AA电池就可以满足供电需要。
4.3内部电路的简单逻辑图
图4-2
电压要求:
VDD 数字电路用电源输入 3. 0 V - 3. 3 V
VDDIO 数字1/0电路用电源输入 1. 65 V - VDD
VDDA 模拟电路用电源输入 3. 0 V - 4. 0 V
为简化设计,可统一使用3. 3v电压输入供电。
时钟(Clock)
芯片必须连接外部时钟电路,频率范围可以是4-48MHz;而芯片内部配备PLL频率合成器,可产生
特定的频率供内部模块使用。
复位
对芯片的进行复位(高电平)必须在VDDA/VDD/ VDDIO电压都稳定后进行。无论芯片在进行任何
运算,复位信号都可以复位芯片为初始状态,并使各寄存器恢复默认值。如果没有设定指令(对寄存
器的设置),复位后芯片将进入休眠状态。此后,一个CSB:高电平,片选信号就重新激活芯片进入
工作状态。
并行接口
本芯片可通过并行方式和外部主CPU连接,此时使用8根数据线(PO-P7),4个控制信号(WRB#,
RDB#,CS冰,AO),以及一个中断返回信号(INTB#)。
串行接口
串行接口通过SPI协议和外部主CPU连接,首先要将MD接高电平,而将(SPIS:1:)接地。此