2024年5月19日发(作者:沙怀梦)
原理说明
1. 系统原理
2. ZPW-2000A型无绝缘移频轨道电路系统,与UM71无绝缘轨道电路一样采用
电气绝缘节来实现相邻轨道电路区段的隔离。电气绝缘节长度改进为29m,由空心线圈、
29m长钢轨和调谐单元构成。调谐区对于本区段频率呈现极阻抗,利于本区段信号的传输
及接收;对于相邻区段频率信号呈现零阻抗,可靠地短路相邻区段信号,防止了越区传输,
这样便实现了相邻区段信号的电气绝缘。同时为了解决全程断轨检查,在调谐区内增加了
小轨道电路。
3. ZPW-2000A型无绝缘移频轨道电路将轨道电路分为主轨道电路和调谐区小轨
道电路两个部分,并将短小轨道电路视为列车运行前方主轨道电路的所属“延续段”。
4. 主轨道电路的发送器由编码条件控制产生表示不同含义的低频调制的移频信号,
该信号经电缆通道(实际电缆和模拟电缆)传给匹配变压器及调谐单元,因为钢轨是无绝
缘的,该信号既向主轨道传送,也向小轨道传送。主轨道信号经钢轨送到轨道电路受电端,
然后经调谐单元、匹配变压器、电缆通道,将信号传至本区段接收器。
5. 调谐区小轨道信号由运行前方相邻轨道电路接收器处理,并将处理结果形成小轨
道电路轨道继电器执行条件通过(XG、XGH)送至本轨道电路接收器,做为轨道继电器(GJ)
励磁的必要检查条件之一。本区段接收器同时接收到主轨道移频信号及小轨道电路继电器
执行条件,判决无误后驱动轨道电路继电器吸起,并由此来判断区段的空闲与占用情况。
主轨道和调谐区小轨道检查原理示意图见图2-1。
--
6. 该系统“电气—电气”和“电气—机械”两种绝缘节结构电气性能相同。
7. 2.电路工作原理及冗余设计
8. 2.1 发送器
9. 2.1.1 用途
10. ZPW-2000A型无绝缘移频轨道电路发送器在区间适用于非电码化和电码化区
段18信息无绝缘移频自动闭塞,供自动闭塞、机车信号和超速防护使用。在车站可适用
于非电码化和电码化区段站内移频电码化发送,并可作站内移频轨道电路使用。
11. 2.1.2 原理框图及电路原理简要说明
12. 同一载频编码条件,低频编码条件源,以反码形式分别送入两套微处理器CPU
中,其中CPU1产生包括低频控制信号Fc的移频信号。移频键控信号FSK分别送至CPU1、
CPU2进行频率检测。检测结果符合规定后,即产生控制输出信号,经“控制与门”使
“FSK”信号送至滤波环节,实现方波——正弦波变换。功放输出的FSK信号送至两CPU
进行功出电压检测。两CPU对FSK信号的低频、载频和幅度特征检测符合要求后发送报
警继电器励磁,并使经过功放的FSK信号输出。当发送输出端短路时,经检测使“控制与
门”有10S的关闭(装死或休眠保护)。
13. (2)微处理器、可编程逻辑器件及作用
14. 1、采用双CPU、双软件、双套检测电路、闭环检查。
--
2024年5月19日发(作者:沙怀梦)
原理说明
1. 系统原理
2. ZPW-2000A型无绝缘移频轨道电路系统,与UM71无绝缘轨道电路一样采用
电气绝缘节来实现相邻轨道电路区段的隔离。电气绝缘节长度改进为29m,由空心线圈、
29m长钢轨和调谐单元构成。调谐区对于本区段频率呈现极阻抗,利于本区段信号的传输
及接收;对于相邻区段频率信号呈现零阻抗,可靠地短路相邻区段信号,防止了越区传输,
这样便实现了相邻区段信号的电气绝缘。同时为了解决全程断轨检查,在调谐区内增加了
小轨道电路。
3. ZPW-2000A型无绝缘移频轨道电路将轨道电路分为主轨道电路和调谐区小轨
道电路两个部分,并将短小轨道电路视为列车运行前方主轨道电路的所属“延续段”。
4. 主轨道电路的发送器由编码条件控制产生表示不同含义的低频调制的移频信号,
该信号经电缆通道(实际电缆和模拟电缆)传给匹配变压器及调谐单元,因为钢轨是无绝
缘的,该信号既向主轨道传送,也向小轨道传送。主轨道信号经钢轨送到轨道电路受电端,
然后经调谐单元、匹配变压器、电缆通道,将信号传至本区段接收器。
5. 调谐区小轨道信号由运行前方相邻轨道电路接收器处理,并将处理结果形成小轨
道电路轨道继电器执行条件通过(XG、XGH)送至本轨道电路接收器,做为轨道继电器(GJ)
励磁的必要检查条件之一。本区段接收器同时接收到主轨道移频信号及小轨道电路继电器
执行条件,判决无误后驱动轨道电路继电器吸起,并由此来判断区段的空闲与占用情况。
主轨道和调谐区小轨道检查原理示意图见图2-1。
--
6. 该系统“电气—电气”和“电气—机械”两种绝缘节结构电气性能相同。
7. 2.电路工作原理及冗余设计
8. 2.1 发送器
9. 2.1.1 用途
10. ZPW-2000A型无绝缘移频轨道电路发送器在区间适用于非电码化和电码化区
段18信息无绝缘移频自动闭塞,供自动闭塞、机车信号和超速防护使用。在车站可适用
于非电码化和电码化区段站内移频电码化发送,并可作站内移频轨道电路使用。
11. 2.1.2 原理框图及电路原理简要说明
12. 同一载频编码条件,低频编码条件源,以反码形式分别送入两套微处理器CPU
中,其中CPU1产生包括低频控制信号Fc的移频信号。移频键控信号FSK分别送至CPU1、
CPU2进行频率检测。检测结果符合规定后,即产生控制输出信号,经“控制与门”使
“FSK”信号送至滤波环节,实现方波——正弦波变换。功放输出的FSK信号送至两CPU
进行功出电压检测。两CPU对FSK信号的低频、载频和幅度特征检测符合要求后发送报
警继电器励磁,并使经过功放的FSK信号输出。当发送输出端短路时,经检测使“控制与
门”有10S的关闭(装死或休眠保护)。
13. (2)微处理器、可编程逻辑器件及作用
14. 1、采用双CPU、双软件、双套检测电路、闭环检查。
--