2024年6月1日发(作者:青春琳)
VCCRTC:桥的 RTC电路供电,用于保存CMOS信息:由COMS电池提供供电。在早期机器
中,不能低于2.8V,现在的新机器只要不低于2V即可
RTCRST#:RTC电路的复位信号,用于重置桥内部RTC寄存器。
SRTCRST#:桥的第二稿复位,用于重置桥的ME模块
32.768KHZ:VCCRTC供电正常以后,PCH桥给晶振引脚供电,晶振开始工作
DSWVRMEN:用于开启桥内部的产生1.05V深度睡眠待机电压的稳压器
INTVRMEN:用于开启桥内部的产生1.05V浅睡眠待机电压的稳压器
VCCDSW3_3:桥的深度睡眠待机电压,3.3V,出了苹果和THINKPAD新机型以外,其他基本不
支持深度睡眠,此电压与VCCSUS3_3连一起
DPWROK:桥的深度睡眠待机电压好,3.3V,不支持深度睡眠时,此信号与RSMRST#连在一
起
SLP_SUS#:支持深度睡眠时,用于控制开启和关闭桥的主待机电压(如VCCSUS3_3),不支持
深度睡眠时此信号悬空不采用
V5REF_SUS,VCCSUS3_3:桥的主单机供电电压,5V、3.3V
RSMRST#:桥的待机电压好同时也是ACPI控制器的复位。3.3V
SUSCLK:桥发出的32.768KHZ时钟(一般主板不采用)
PWRBTN#:桥的触发、唤醒信号,桥收到高——低——高跳变后,退出睡眠状态,进行开机。
SLP_S5#:桥收到PWRBTN#后,置高SLP_S5#成3.3V,表示退出关机状态
SLP_S4#:桥置高SLP_S4#成3.3V,表示退出休眠状态,用于开启内存主供电
SLP_S3#:桥置高SLP_S3#成3.3V,表示退出待机状态,进入S0开机状态,用于开启桥供电,
总线供电。
SLP_A#(5系列是SLP_M#):桥发的ME模块开启信号,用于开启ME模块供电。
如果主板支持AMT功能并开启AMT功能,此信号会在触发前产生;关闭AMT功能时,此
信号与SLP_S3#同步
如果主板不支持AMT功能,SLP_A#悬空不采用。
SLP_LAN#:网卡供电控制信号,除THINKPAD机型以外其他机型不采用次信号,可以忽略。
VccASW:桥的 ME模块供电,受控于SLP_A#。SLP_A#悬空(不支持AMT),VCCASW直接采
用S0状态供电。如桥供电1.05V。
VDIMM:指内存供电,通常受控于SLP_S4#
VCC:指桥供电(VCC3_3V5REF)、二级供电3.3V5V,CPU的北村模块供电(VDDQ),总线
供电VCCIO,锁相环供电VCCPLL,系统管家供电VCCSA等等。
PWEOK:桥收到的3.3V高电平,通知桥S0状态电压正常。
APWROK:指ME模块供电正常,3.3V。
支持AMT时APWROK由AMT电压控制,
不支持AMT时APEROK与PWROK连一起。
DRAMPWROK:桥发给CPU的北村模块电源好,桥开漏输出,由外部上拉。
25MHz Crystal Osc:6、7系列芯片组内置时钟,桥增加25M晶振,给桥内部的时钟模块提供
基准频率
PCH Output Clocks:桥输出各路时钟(LPC总线33M、CPU的100M、集显100M以上、DMI
总线时钟100M)PCIE总线时钟需要受到时钟请求信号才会发出。
PROCPWRGD:桥发出给CPU的PG,表示CPU的非核心电压OK,1.05V
CPU SVID:当CPU收到PROCPWRGD后,CPU发出SVID给CPU供电芯片,用于开启CPU核
心供电。
VccCore_CPU:CPU供电芯片输出的CPU核心电压
SYS_PWROK:由CPU供电芯片发给桥的3.3V高电平,表示CPU核心供电正常。
PLTRST#:桥发出的平台复位3.3V经过转换(一般是电阻串联分压1.1V)作为CPU复位。
2024年6月1日发(作者:青春琳)
VCCRTC:桥的 RTC电路供电,用于保存CMOS信息:由COMS电池提供供电。在早期机器
中,不能低于2.8V,现在的新机器只要不低于2V即可
RTCRST#:RTC电路的复位信号,用于重置桥内部RTC寄存器。
SRTCRST#:桥的第二稿复位,用于重置桥的ME模块
32.768KHZ:VCCRTC供电正常以后,PCH桥给晶振引脚供电,晶振开始工作
DSWVRMEN:用于开启桥内部的产生1.05V深度睡眠待机电压的稳压器
INTVRMEN:用于开启桥内部的产生1.05V浅睡眠待机电压的稳压器
VCCDSW3_3:桥的深度睡眠待机电压,3.3V,出了苹果和THINKPAD新机型以外,其他基本不
支持深度睡眠,此电压与VCCSUS3_3连一起
DPWROK:桥的深度睡眠待机电压好,3.3V,不支持深度睡眠时,此信号与RSMRST#连在一
起
SLP_SUS#:支持深度睡眠时,用于控制开启和关闭桥的主待机电压(如VCCSUS3_3),不支持
深度睡眠时此信号悬空不采用
V5REF_SUS,VCCSUS3_3:桥的主单机供电电压,5V、3.3V
RSMRST#:桥的待机电压好同时也是ACPI控制器的复位。3.3V
SUSCLK:桥发出的32.768KHZ时钟(一般主板不采用)
PWRBTN#:桥的触发、唤醒信号,桥收到高——低——高跳变后,退出睡眠状态,进行开机。
SLP_S5#:桥收到PWRBTN#后,置高SLP_S5#成3.3V,表示退出关机状态
SLP_S4#:桥置高SLP_S4#成3.3V,表示退出休眠状态,用于开启内存主供电
SLP_S3#:桥置高SLP_S3#成3.3V,表示退出待机状态,进入S0开机状态,用于开启桥供电,
总线供电。
SLP_A#(5系列是SLP_M#):桥发的ME模块开启信号,用于开启ME模块供电。
如果主板支持AMT功能并开启AMT功能,此信号会在触发前产生;关闭AMT功能时,此
信号与SLP_S3#同步
如果主板不支持AMT功能,SLP_A#悬空不采用。
SLP_LAN#:网卡供电控制信号,除THINKPAD机型以外其他机型不采用次信号,可以忽略。
VccASW:桥的 ME模块供电,受控于SLP_A#。SLP_A#悬空(不支持AMT),VCCASW直接采
用S0状态供电。如桥供电1.05V。
VDIMM:指内存供电,通常受控于SLP_S4#
VCC:指桥供电(VCC3_3V5REF)、二级供电3.3V5V,CPU的北村模块供电(VDDQ),总线
供电VCCIO,锁相环供电VCCPLL,系统管家供电VCCSA等等。
PWEOK:桥收到的3.3V高电平,通知桥S0状态电压正常。
APWROK:指ME模块供电正常,3.3V。
支持AMT时APWROK由AMT电压控制,
不支持AMT时APEROK与PWROK连一起。
DRAMPWROK:桥发给CPU的北村模块电源好,桥开漏输出,由外部上拉。
25MHz Crystal Osc:6、7系列芯片组内置时钟,桥增加25M晶振,给桥内部的时钟模块提供
基准频率
PCH Output Clocks:桥输出各路时钟(LPC总线33M、CPU的100M、集显100M以上、DMI
总线时钟100M)PCIE总线时钟需要受到时钟请求信号才会发出。
PROCPWRGD:桥发出给CPU的PG,表示CPU的非核心电压OK,1.05V
CPU SVID:当CPU收到PROCPWRGD后,CPU发出SVID给CPU供电芯片,用于开启CPU核
心供电。
VccCore_CPU:CPU供电芯片输出的CPU核心电压
SYS_PWROK:由CPU供电芯片发给桥的3.3V高电平,表示CPU核心供电正常。
PLTRST#:桥发出的平台复位3.3V经过转换(一般是电阻串联分压1.1V)作为CPU复位。