最新消息: USBMI致力于为网友们分享Windows、安卓、IOS等主流手机系统相关的资讯以及评测、同时提供相关教程、应用、软件下载等服务。

2022年江苏科技大学计算机科学与技术专业《计算机组成原理》科目期末

IT圈 admin 22浏览 0评论

2024年6月10日发(作者:方涵涵)

2022年江苏科技大学计算机科学与技术专业《计算机组成原理》科目

期末试卷B(有答案)

一、选择题

1、某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)

序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生

访存冲突的地址对是( )。

A.8004和8008

B.8002和8007

C.8001和8008

D.8000和8004

2、主存按字节编址,地址从0A4000H到0CBFFFH,共有( )字节;若用存储容量为

32K×8位的存储芯片构成该主存,至少需要( )片。

A.80K,2 B.96K,2 C.160K,5 C.192K,5

3、某机器字长为8位,采用原码表示法(其中一位为符号位),则机器数所能表示的范

围是( )。

A.-127~+127 B.-127~+128 C.-128~+127 D.-128~+128

4、串行运算器结构简单,其运算规律是( )。

A.由低位到高位先行进行进位运算

B.由低位到高位先行进行借位运算

C.由低位到高位逐位运算

D.由高位到低位逐位运算

5、假设编译器规定int 和shot类型长度分别为32位和16位,若有下列C语言语句:

unsigned short x=65530;

unsigned int y=x;得到y的机器数为( )。

A.00007FFAH B.0000 FFFAH 7FFAH FFFAH

6、在集中式总线控制中,响应时间最快的是( )。

A.链式查询

B.计数器定时查询

C.独立请求

D.分组链式查询

7、下列关于同步总线的说法中,正确的有( )。

I.同步总线一般按最慢的部件来设置公共时钟

II.同步总线一般不能很长

III.同步总线一般采用应答方式进行通信

IV.通常,CPU内部总线、处理器总线等采用同步总线

A. I,II B. I,II,IV ,IV ,III,IV

8、冯·诺依曼型计算机的设计思想主要有( )。

1.存储程序 Ⅱ.二进制表示 Ⅲ.微程序方式 Ⅳ.局部性原理

A. I,Ⅲ B.Ⅱ,Ⅲ C.IⅡ,IⅣ D.I,IⅡ

9、CPU中的译码器要用( )。

A.地址译码人 B.指令译码 C.数据译码1 D.控制信号译码

10、CRT的分辨率为1024×512像素,像素的颜色数为256,则刷新存储器的容量为( )

A.256MB C.512KB D.2MB

11、下列选项中,( )不是发生中断请求的条件。

A.一条指令执行结束

B.一次I/O操作结束

C.机器内部发生故障

D.一次DMA操作结束

12、下列说法中,正确的是( )。

A.加法指令的执行周期一定要访存

B.加法指令的执行周期一定不要访存

C.指令的地址码给出存储器地址的加法指令,在执行周期一定要访存

D.指令的地址码给出存储器地址的加法指令,在执行周期一定不需要访存

13、下列部件中不属于执行部件的是( )。

A.控制器 B.存储器 C.运算器 D.外部设备

14、在通用计算机指令系统的二地址指令中,操作数的物理位置可安排在( )。

I.一个主存单元和缓冲存储器

Ⅱ.两个数据寄存器

IⅡ.一个主存单元和一个数据寄存器

IV.一个数据寄存器和一个控制存储器

V.一个主存单元和一个外存单元

A. Ⅱ、Ⅲ、IV B.IⅡ、Ⅱ C. I、Ⅱ、Ⅲ D.I、Ⅱ、Ⅲ、V

15、设指令由取指、分析、执行3个子部件完成,每个子部件的工作周期均为At,采用

常规标量流水线处理器。若连续执行l0条指令,则需要的时间为( )。

A.8∆t B.10∆t C.12∆t D.14∆t

二、填空题

16、由于存储器芯片的容量有限,所以往往需要在______和______两方面进行扩充才能满

足实际需求。

17、存储________并按________顺序执行,这是冯诺依曼型计算机的工作原理。

18、多媒体CPU是带有________技术的处理器。它是一种________技术,特别适合于图像

数据处理。

19、多媒体CPU是带有_______技术的处理器,它是一种多媒体扩展结构技术,特别适合

于_______处理。

20、主存储器容量通常以MB表示,其中M=______,B=______硬盘容量通常以GB表示,

其中G =______.

21、从操作数的物理位置来说,可将指令归结为三种类型:存储器-存储器型,_______

22、总线同步定时协议中,事件出现在总线的时刻由________信号确定,总线周期的长度

是________的。

23、计算机的_______是计算机_______结构的重要组成部分,也是计算机不同于一般电子

设备的本质所在。

24、并行I/O接口_______和串行I/O接口_______是两个目前最具权威性和发展前景的标

准接

25、PCI总线是当前流行的总线。它是一个高_________且与_________无关的标准总线。

三、名词解释题

26、应用软件:

27、指令模拟:

28、LCD:

29、访问周期时间:

四、简答题

30、什么是指令字长、机器字长和存储字长?

31、在CPU中,哪些寄存器属于控制用的指令部件?它们各起什么作用?

32、何谓分布式仲裁方式?

33、DMA方式有什么特点?什么样的I/0设备与主机交换信息时采用DMA方式,举例

说明。

五、计算题

34、某计算机的CPU主频为500MHz,所连接的某外设的最大数据传输率为

20KB/s,该外设接口中有一个16位的数据缓存器,相应的中断服务程序的执行时

间为500个时钟周期。

请回答下列问题:

1)是否可用中断方式进行该外设的输入输出?若能,在该设备持续工作期间,

CPU用于该设备进行输入/输出的时间占整个CPU时间的百分比大约为多少?

2)若该外设的最大数据传输率是2MB/s,则可否用中断方式进行输入输出?

35、某计算机采用5级指令流水线,如果每级执行时间是2ns,求理想情况下该流

水线的加速比和吞吐率。

36、假设一个32位的处理器配有16位的外部数据总线,时钟频率为50MHz,若总

线传输的最短周期为4个时钟周期,试问处理器的最大数据传输率是多少?若想提

高一倍数据传输率,可采用什么措施?

六、综合题

37、采用微程序控制器的某计算机在微程序级采用两级流水线,即取第i+1条微指

令与执行第i条微指令同时进行。假设微指令的执行时间需要40ns,试问:

1)若控制存储器选用读出时间为30ns的ROM,在这种情况下微周期为多少?

并画出微指令执行时序图。

2)若控制存储器选用读出时间为50ns的ROM,在这种情况下微周期为多少?

并画出微指令执行时序图。

38、用16K×16位的SRAM芯片构成64K×32位的存储器。要求画出该存储器的组

成逻辑框图。

39、设某机器共能完成120种操作,CPU共有8个通用寄存器,且寄存器都为12位。

主存容量为16K字(机器采用按字寻址),采用寄存器-存储器型指令。

1)欲使指令可直接访问主存的任意地址,指令字长应取多少位?

2024年6月10日发(作者:方涵涵)

2022年江苏科技大学计算机科学与技术专业《计算机组成原理》科目

期末试卷B(有答案)

一、选择题

1、某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)

序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生

访存冲突的地址对是( )。

A.8004和8008

B.8002和8007

C.8001和8008

D.8000和8004

2、主存按字节编址,地址从0A4000H到0CBFFFH,共有( )字节;若用存储容量为

32K×8位的存储芯片构成该主存,至少需要( )片。

A.80K,2 B.96K,2 C.160K,5 C.192K,5

3、某机器字长为8位,采用原码表示法(其中一位为符号位),则机器数所能表示的范

围是( )。

A.-127~+127 B.-127~+128 C.-128~+127 D.-128~+128

4、串行运算器结构简单,其运算规律是( )。

A.由低位到高位先行进行进位运算

B.由低位到高位先行进行借位运算

C.由低位到高位逐位运算

D.由高位到低位逐位运算

5、假设编译器规定int 和shot类型长度分别为32位和16位,若有下列C语言语句:

unsigned short x=65530;

unsigned int y=x;得到y的机器数为( )。

A.00007FFAH B.0000 FFFAH 7FFAH FFFAH

6、在集中式总线控制中,响应时间最快的是( )。

A.链式查询

B.计数器定时查询

C.独立请求

D.分组链式查询

7、下列关于同步总线的说法中,正确的有( )。

I.同步总线一般按最慢的部件来设置公共时钟

II.同步总线一般不能很长

III.同步总线一般采用应答方式进行通信

IV.通常,CPU内部总线、处理器总线等采用同步总线

A. I,II B. I,II,IV ,IV ,III,IV

8、冯·诺依曼型计算机的设计思想主要有( )。

1.存储程序 Ⅱ.二进制表示 Ⅲ.微程序方式 Ⅳ.局部性原理

A. I,Ⅲ B.Ⅱ,Ⅲ C.IⅡ,IⅣ D.I,IⅡ

9、CPU中的译码器要用( )。

A.地址译码人 B.指令译码 C.数据译码1 D.控制信号译码

10、CRT的分辨率为1024×512像素,像素的颜色数为256,则刷新存储器的容量为( )

A.256MB C.512KB D.2MB

11、下列选项中,( )不是发生中断请求的条件。

A.一条指令执行结束

B.一次I/O操作结束

C.机器内部发生故障

D.一次DMA操作结束

12、下列说法中,正确的是( )。

A.加法指令的执行周期一定要访存

B.加法指令的执行周期一定不要访存

C.指令的地址码给出存储器地址的加法指令,在执行周期一定要访存

D.指令的地址码给出存储器地址的加法指令,在执行周期一定不需要访存

13、下列部件中不属于执行部件的是( )。

A.控制器 B.存储器 C.运算器 D.外部设备

14、在通用计算机指令系统的二地址指令中,操作数的物理位置可安排在( )。

I.一个主存单元和缓冲存储器

Ⅱ.两个数据寄存器

IⅡ.一个主存单元和一个数据寄存器

IV.一个数据寄存器和一个控制存储器

V.一个主存单元和一个外存单元

A. Ⅱ、Ⅲ、IV B.IⅡ、Ⅱ C. I、Ⅱ、Ⅲ D.I、Ⅱ、Ⅲ、V

15、设指令由取指、分析、执行3个子部件完成,每个子部件的工作周期均为At,采用

常规标量流水线处理器。若连续执行l0条指令,则需要的时间为( )。

A.8∆t B.10∆t C.12∆t D.14∆t

二、填空题

16、由于存储器芯片的容量有限,所以往往需要在______和______两方面进行扩充才能满

足实际需求。

17、存储________并按________顺序执行,这是冯诺依曼型计算机的工作原理。

18、多媒体CPU是带有________技术的处理器。它是一种________技术,特别适合于图像

数据处理。

19、多媒体CPU是带有_______技术的处理器,它是一种多媒体扩展结构技术,特别适合

于_______处理。

20、主存储器容量通常以MB表示,其中M=______,B=______硬盘容量通常以GB表示,

其中G =______.

21、从操作数的物理位置来说,可将指令归结为三种类型:存储器-存储器型,_______

22、总线同步定时协议中,事件出现在总线的时刻由________信号确定,总线周期的长度

是________的。

23、计算机的_______是计算机_______结构的重要组成部分,也是计算机不同于一般电子

设备的本质所在。

24、并行I/O接口_______和串行I/O接口_______是两个目前最具权威性和发展前景的标

准接

25、PCI总线是当前流行的总线。它是一个高_________且与_________无关的标准总线。

三、名词解释题

26、应用软件:

27、指令模拟:

28、LCD:

29、访问周期时间:

四、简答题

30、什么是指令字长、机器字长和存储字长?

31、在CPU中,哪些寄存器属于控制用的指令部件?它们各起什么作用?

32、何谓分布式仲裁方式?

33、DMA方式有什么特点?什么样的I/0设备与主机交换信息时采用DMA方式,举例

说明。

五、计算题

34、某计算机的CPU主频为500MHz,所连接的某外设的最大数据传输率为

20KB/s,该外设接口中有一个16位的数据缓存器,相应的中断服务程序的执行时

间为500个时钟周期。

请回答下列问题:

1)是否可用中断方式进行该外设的输入输出?若能,在该设备持续工作期间,

CPU用于该设备进行输入/输出的时间占整个CPU时间的百分比大约为多少?

2)若该外设的最大数据传输率是2MB/s,则可否用中断方式进行输入输出?

35、某计算机采用5级指令流水线,如果每级执行时间是2ns,求理想情况下该流

水线的加速比和吞吐率。

36、假设一个32位的处理器配有16位的外部数据总线,时钟频率为50MHz,若总

线传输的最短周期为4个时钟周期,试问处理器的最大数据传输率是多少?若想提

高一倍数据传输率,可采用什么措施?

六、综合题

37、采用微程序控制器的某计算机在微程序级采用两级流水线,即取第i+1条微指

令与执行第i条微指令同时进行。假设微指令的执行时间需要40ns,试问:

1)若控制存储器选用读出时间为30ns的ROM,在这种情况下微周期为多少?

并画出微指令执行时序图。

2)若控制存储器选用读出时间为50ns的ROM,在这种情况下微周期为多少?

并画出微指令执行时序图。

38、用16K×16位的SRAM芯片构成64K×32位的存储器。要求画出该存储器的组

成逻辑框图。

39、设某机器共能完成120种操作,CPU共有8个通用寄存器,且寄存器都为12位。

主存容量为16K字(机器采用按字寻址),采用寄存器-存储器型指令。

1)欲使指令可直接访问主存的任意地址,指令字长应取多少位?

发布评论

评论列表 (0)

  1. 暂无评论