最新消息: USBMI致力于为网友们分享Windows、安卓、IOS等主流手机系统相关的资讯以及评测、同时提供相关教程、应用、软件下载等服务。

《数字电子技术》课期末考试复习题

IT圈 admin 30浏览 0评论

2024年4月26日发(作者:堵书兰)

电子信息工程学院 课程名称《数字电子技术》复习题

一、填空题(每小题△△分,共△△分)

(1)逻辑代数中的三种基本的逻辑运算是(与)运算、(或)运算和(非)运算。

(2)逻辑变量和逻辑函数的取值只有(0)和(1)两种取值。它们表示两种相反的逻辑状态。

(3)与逻辑运算规则可以归纳为有0出 (0),全1出(1)。

(4)或逻辑运算规则可以归纳为有1出 (1),全0出(0)。

(5)与非逻辑运算规则可以归纳为有(0)出1,全(1)出0。

(6)或非逻辑运算规则可以归纳为有(1)出0,全(0)出1。

(7)二极管从导通到截止所需时间称为(开通)时间。

(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。

(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。

(10)三态输出门输出的三个状态分别为(低电平)、(高电平)、(高阻态)。

(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。

(12)化简逻辑函数的主要方法有(代数)化简法和(卡诺图)化简法。

(13)逻辑函数的表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。

(31)编码器按功能不同分为(二进制)编码器、(二-十进制)编码器和优先编码器。

(32)译码器按功能不同分为(二进制)译码器、(二-十进制)译码器和显示译码器。

(33)8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。

(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。

(35)共阳极LED数码管应由输出( 低 )电平的七段显示译码器来驱动点亮。而共阴极LED数码

管应由输出( 高 )电平的七段显示译码器来驱动点亮。

(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六

进制是以( 16 )为计数体制。

(42)十进制数转换为二进制数的方法是:整数部分用(除2取余),小数部分用(乘2取整)法。

(43)二进制数转换为十进制数的方法是(各位按权展开相加)。

(44)全加器有三个输入端,它们分别为(被加数 )、( 加数 )和相邻低位进位;输出端有两个,

分别为本位和、进位数。

(45)数值比较器的功能是比较两组二进制数的大小或相等的电路,当输入A=1111和B=1101时,

则它们比较得结果为(A>B )。

(51)触发器具有两个稳定状态,在外信号作用下这(两个稳定状态)可相互转换。

(52)边沿JK触发器具有(置0 )、( 置1 )、( 保持 )和 翻转功能。

(55)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主

从式或边沿式的触发器不会出现这种现象。

(61)对于时序逻辑电路来说,某时刻电路的输出状态不仅取决于该时刻的(输入信号),而

且还取决电路的(原有状态),因此,时序逻辑电路具有(记忆)性。

(62)时序逻辑电路由(组合逻辑)电路和(存储)电路两部分组成,(存储)电路必不可少。

(63)计数器按进制分:有二进制计数器、( 十 )进制计数器和任意进制计数器。

(64)集成计数器的清零方式分为(异步置零)和(同步置零);置数方式分为(同步置数)

和(同步置数)。

(65)一个4位二进制加法计数器的起始计数状态Q

3

Q

2

Q

1

Q

0

=1010,当最低位接收到4个计数脉

冲时,输出的(1110)。

(72)多谐振荡器没有(稳定)状态,只有两个暂稳态状态,其振荡周期T取决于(RC的值)。

(71)常见的脉冲产生电路有(多谐振荡器),常见的脉冲整形电路有(单稳态触发器)、(施密特触

得分 评卷人

第 1 页 共 10 页

电子信息工程学院 课程名称《数字电子技术》复习题

发器)。

(73)施密特触发器具有回差现象,又称(电压滞后)特性;单稳触发器最重要的参数为(脉宽)。

(74)在由555定时器组成的多谐振荡器中,其输出脉冲的周期T为(0.7(R1+R2)C))。

(75)在由555定时器组成的单稳态触发器中,其输出脉冲宽度t

W

为(1.1RC)。

(81)将模拟信号转换为数字信号,需要经过(采用)、(保持)、(量化)、(编码)四个过程。

(82)D/A转换器用以将输入的二进制代码转换为相应(模拟电压)输出的电路。

(83)R-2R 倒T型网络D/A转换器主要由(电子模拟开关)、(基准电压)、(R-2R倒T型电阻网

络) 和(求和运算放大器)等部分组成。

(84)A/D转换器从转换过程看可分为两类(直接A/D转换器)和(间接A/D转换器)两类。

(85)A/D转换器的位数越多,能分辨最小模拟电压的值就(越小)。

,错的打“×”)

得分 评卷人

二、判断题(每小题△△分,共△△分;对的打“∨”

(1)二极管可组成与门电路,但不能组成或门电路。( × )

(2)三态输出门可实现“线与”功能。( × )

(3)二端输入与非门的一个输入端接高电平时,可构成反相器。( × )

(4)74LS00是2输入端4与非门。( √ )

(5)二端输入或非门的一个输入端接低电平时,可构成反相器。( √ )

(21)逻辑函数的标准与-或表达式又称为最小项表达式,它是唯一的。( √ )

(22)卡诺图化简逻辑函数的实质时合并相邻最小项。( √ )

(23)因为

AABA

,所以

AB0

。( × )

(24)因为

A(AB)A

,所以

AB0

。( × )

(25)逻辑函数

YABC

又可以写成

Y(AB)(AC)

。( √ )

(31)优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( × )

(32)编码与译码是互逆的过程。( √ )

(33)二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(√ )

(34)共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( √ )

(35)数据选择器和数据分配器的功能正好相反,互为逆过程。( √ )

(41)一个n为二进制数,最高位的权值是2n-1。( √ )

(42)十进制数45的8421BCD码是101101。( × )

(43)余3BCD码是用3位二进制数表示一位十进制数。( × )

(44)半加器只考虑1位二进制数相加,不考虑来自低位的进位数。( √ )

(45)数值比较器是用于比较两组二进制数大小的电路。( × )

(51)RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( √ )

(52)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。( √ )

(53)对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( × )

(54)若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,

且令T=A。( × )

(55)同步D触发器在CP=1期间,D端输入信号变化时,对输出Q端没有影响。( × )

(61)同步时序电路具有统一的时钟CP控制。( √ )

(62)十进制计数器由十个触发器组成。( √ )

(63)异步计数器的计数速度最快。( × )

第 2 页 共 10 页

电子信息工程学院 课程名称《数字电子技术》复习题

(64)4位二进制计数器也是一个十六分频电路。( √ )

(65)双向移位寄存器可同时执行左移和右移功能。( × )

(71)施密特触发器可用于将三角波变换成正弦波。( × )

(72)施密特触发器有两个稳态。( √ )

(73)多谐振荡器的输出信号的周期与阻容元件的参数成正比。( √ )

(74)石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。( × )

(75)单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。( × )

(81)D/A转换器的位数越多,转换精度越高。( √ )

(82)双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。( √ )

(3)采样定理的规定是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。( √ )

(84)A / D 转换器完成一次转换所需的时间越小,转换速度越慢。( × )

(85)A/D转换器的二进制数的位数越多,量化单位△越小。( √ )

得分 评卷人

三、单项选择题(每小题△△分,共△△分,将对的序号填入括号内,每小题只

有一个选项是对的,多选无效)

(1)要使与门输出恒为0,可将与门的一个输入端( A )。

A. 接0 B. 接1 C.接0、1都可以 D.输入端并联

(2)要使或门输出恒为1,可将或门的一个输入端( B )。

A. 接0 B. 接1 C.接0、1都可以 D.输入端并联

(3)要使异或门成为反相器时,则另一个输入端应接( B )。

A. 接0 B. 接1 C.接0、1都可以 D.两输入端并联

(4)集电极开路门(OC门)在使用时,输出端通过电阻接( B )。

A. 地 B. 电源 C. 输入端 D. 都不对

(5)以下电路中常用于总线应用的有( D )。

A. OC门 B. CMOS与非门 C. 漏极开路门 D. TSL门

(21)指出下列各式中哪个是3变量ABC的最小项(B)。

A. AB B. ABC C. AC D. A+B

(22)逻辑项

ABCD

的逻辑相邻项为( A )

A.

ABCD

B.

ABCD

C.

ABCD

D.

ABCD

(23)实现逻辑函数

YABCD

需要用( B )

A. 两个与非门 B. 三个与非门 C. 两个或非门 D. 三个或非门

(24)使逻辑函数取值

Y

A

BC

(

A

B

)

为1的变量取值是( C )

A. 001 B. 101 C. 011 D. 111

(25)函数

Y

1

ABBCAC

Y2ABBCAC

,( D )

A. 互为对偶式 B. 互为反函数 C. 相等 D. A、B、C都不对

(31)若在编码器中有50个编码对象,则要求输出二进制代码位数为( B )位。

第 3 页 共 10 页

电子信息工程学院 课程名称《数字电子技术》复习题

A.5 B.6 C.10 D.50

(32)一个16选一的数据选择器,其地址输入(选择控制输入)端有( C )个。

A.1 B.2 C.4 D.16

(34)用四选一数据选择器实现函数Y=

A

1

A

0

A

1

A

0

,应使( A )。

A.D

0

=D

2

=0,D

1

=D

3

=1 B.D

0

=D

2

=1,D

1

=D

3

=0

C.D

0

=D

1

=0,D

2

=D

3

=1 D.D

0

=D

1

=1,D

2

=D

3

=0

(35)八路数据分配器,其地址输入端有( C )个。

A.1 B.2 C.3 D.4 E.8

(41)1010的基数是( B )

A、10 B、2 C、16 D、任意数

(42)二进制数的权值是( D )

A、10的幂 B、8的幂 C、16的幂 D、2的幂

(43)和4位串行进位加法器相比,使用4位超前进位加法器的目的是(B)

A、完成4位加法运算 B、提高加法运算速度

C、完成串并行加法运算 D、完成加法运算自动进位

(44)能对二进制数进行比较的电路是( A )

A、数值比较器 B、数据分配器 C、数据选择器 D、编码器

(45)8位串行进位加法器由( A )

A、8个全加器组成 B、8个半加器组成

C、4个全加器和4个半加器组成 D、16个全加器组成

(51)存储8位二进制信息要 D 个触发器。

A.2 B.3 C.4 D.8

(52)对于JK触发器,若J=K,则可完成 C 触发器的逻辑功能。

B.D C.T D.Tˊ

(53)欲使JK触发器按Q

n+1

=Q

n

工作,可使JK触发器的输入端 ABDF 。

A.J=K=0 B.J=Q,K=

Q

C.J=

Q

,K=Q D.J=Q,K=0 E.J=0,K=

Q

(54)欲使D触发器按Q

n+1

=

Q

n

工作,应使输入D= D 。

A.0 B.1 C.Q D.

Q

(55)为实现将JK触发器转换为D触发器,应使 A 。

A.J=D,K=

D

B. K=D,J=

D

C.J=K=D D.J=K=

D

(61)同步计数器和异步计数器比较,同步计数器的显著优点是 A 。

A.工作速度高 B.触发器利用率高

C.电路简单 D.不受时钟CP控制。

(62)把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。

A.4 B.5 C.9 D.20

(63)8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存

器中。

A.1 B.2 C.4 D.8

第 4 页 共 10 页

电子信息工程学院 课程名称《数字电子技术》复习题

(64)一位8421BCD码计数器至少需要 B 个触发器。

A.3 B.4 C.5 D.10

(65)加/减计数器的功能是( A )

A.既能进行加法计数又能进行减法计数

B.加法计数和减法计数同时进行

C.既能进行二进制计数又能进行十进制计数

D.既能进行同步计数又能进行异步计数

(71)多谐振荡器可产生 B 。

A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波

(72)石英晶体多谐振荡器的突出优点是 C 。

A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭

(73)555定时器可以组成 ABC 。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 触发器

(74)用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,

回差电压为 B 。

A.3.33V B.5V C.6.66V D.10V

(75)以下各电路中, B 可以产生脉冲定时。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.石英晶体多谐振荡

(81)

R-2R

倒T型电阻网络D/A转换器中的阻值为( B )

A. 分散值 B.R和2R

C. 2R和3R D.R和R/2

(82) 将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的

过程称为 A 。

A.采样 B.量化 C.保持 D.编码

(83)用二进制码表示指定离散电平的过程称为 D 。

A.采样 B.量化 C.保持 D.编码

(84)将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程

称为 B 。

A.采样 B.量化 C.保持 D.编码

(85)以下四种转换器, A 是A/D转换器且转换速度最高。

A.并联比较型 B.逐次逼近型 C.双积分型 D.施密特触发器

得分

四、 简答题(每小题△△分,共△△分)

1. 进行逻辑电路设计时,请问对与门和非门多余的输入端如何处理?

答:对于与门和与非门的多余输入端可直接或通过电阻接到电源Vcc上,或将多余的输入端与

评卷人

第 5 页 共 10 页

2024年4月26日发(作者:堵书兰)

电子信息工程学院 课程名称《数字电子技术》复习题

一、填空题(每小题△△分,共△△分)

(1)逻辑代数中的三种基本的逻辑运算是(与)运算、(或)运算和(非)运算。

(2)逻辑变量和逻辑函数的取值只有(0)和(1)两种取值。它们表示两种相反的逻辑状态。

(3)与逻辑运算规则可以归纳为有0出 (0),全1出(1)。

(4)或逻辑运算规则可以归纳为有1出 (1),全0出(0)。

(5)与非逻辑运算规则可以归纳为有(0)出1,全(1)出0。

(6)或非逻辑运算规则可以归纳为有(1)出0,全(0)出1。

(7)二极管从导通到截止所需时间称为(开通)时间。

(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。

(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。

(10)三态输出门输出的三个状态分别为(低电平)、(高电平)、(高阻态)。

(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。

(12)化简逻辑函数的主要方法有(代数)化简法和(卡诺图)化简法。

(13)逻辑函数的表示方法主要有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。

(31)编码器按功能不同分为(二进制)编码器、(二-十进制)编码器和优先编码器。

(32)译码器按功能不同分为(二进制)译码器、(二-十进制)译码器和显示译码器。

(33)8选1数据选择器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。

(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。

(35)共阳极LED数码管应由输出( 低 )电平的七段显示译码器来驱动点亮。而共阴极LED数码

管应由输出( 高 )电平的七段显示译码器来驱动点亮。

(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六

进制是以( 16 )为计数体制。

(42)十进制数转换为二进制数的方法是:整数部分用(除2取余),小数部分用(乘2取整)法。

(43)二进制数转换为十进制数的方法是(各位按权展开相加)。

(44)全加器有三个输入端,它们分别为(被加数 )、( 加数 )和相邻低位进位;输出端有两个,

分别为本位和、进位数。

(45)数值比较器的功能是比较两组二进制数的大小或相等的电路,当输入A=1111和B=1101时,

则它们比较得结果为(A>B )。

(51)触发器具有两个稳定状态,在外信号作用下这(两个稳定状态)可相互转换。

(52)边沿JK触发器具有(置0 )、( 置1 )、( 保持 )和 翻转功能。

(55)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主

从式或边沿式的触发器不会出现这种现象。

(61)对于时序逻辑电路来说,某时刻电路的输出状态不仅取决于该时刻的(输入信号),而

且还取决电路的(原有状态),因此,时序逻辑电路具有(记忆)性。

(62)时序逻辑电路由(组合逻辑)电路和(存储)电路两部分组成,(存储)电路必不可少。

(63)计数器按进制分:有二进制计数器、( 十 )进制计数器和任意进制计数器。

(64)集成计数器的清零方式分为(异步置零)和(同步置零);置数方式分为(同步置数)

和(同步置数)。

(65)一个4位二进制加法计数器的起始计数状态Q

3

Q

2

Q

1

Q

0

=1010,当最低位接收到4个计数脉

冲时,输出的(1110)。

(72)多谐振荡器没有(稳定)状态,只有两个暂稳态状态,其振荡周期T取决于(RC的值)。

(71)常见的脉冲产生电路有(多谐振荡器),常见的脉冲整形电路有(单稳态触发器)、(施密特触

得分 评卷人

第 1 页 共 10 页

电子信息工程学院 课程名称《数字电子技术》复习题

发器)。

(73)施密特触发器具有回差现象,又称(电压滞后)特性;单稳触发器最重要的参数为(脉宽)。

(74)在由555定时器组成的多谐振荡器中,其输出脉冲的周期T为(0.7(R1+R2)C))。

(75)在由555定时器组成的单稳态触发器中,其输出脉冲宽度t

W

为(1.1RC)。

(81)将模拟信号转换为数字信号,需要经过(采用)、(保持)、(量化)、(编码)四个过程。

(82)D/A转换器用以将输入的二进制代码转换为相应(模拟电压)输出的电路。

(83)R-2R 倒T型网络D/A转换器主要由(电子模拟开关)、(基准电压)、(R-2R倒T型电阻网

络) 和(求和运算放大器)等部分组成。

(84)A/D转换器从转换过程看可分为两类(直接A/D转换器)和(间接A/D转换器)两类。

(85)A/D转换器的位数越多,能分辨最小模拟电压的值就(越小)。

,错的打“×”)

得分 评卷人

二、判断题(每小题△△分,共△△分;对的打“∨”

(1)二极管可组成与门电路,但不能组成或门电路。( × )

(2)三态输出门可实现“线与”功能。( × )

(3)二端输入与非门的一个输入端接高电平时,可构成反相器。( × )

(4)74LS00是2输入端4与非门。( √ )

(5)二端输入或非门的一个输入端接低电平时,可构成反相器。( √ )

(21)逻辑函数的标准与-或表达式又称为最小项表达式,它是唯一的。( √ )

(22)卡诺图化简逻辑函数的实质时合并相邻最小项。( √ )

(23)因为

AABA

,所以

AB0

。( × )

(24)因为

A(AB)A

,所以

AB0

。( × )

(25)逻辑函数

YABC

又可以写成

Y(AB)(AC)

。( √ )

(31)优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。( × )

(32)编码与译码是互逆的过程。( √ )

(33)二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(√ )

(34)共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。( √ )

(35)数据选择器和数据分配器的功能正好相反,互为逆过程。( √ )

(41)一个n为二进制数,最高位的权值是2n-1。( √ )

(42)十进制数45的8421BCD码是101101。( × )

(43)余3BCD码是用3位二进制数表示一位十进制数。( × )

(44)半加器只考虑1位二进制数相加,不考虑来自低位的进位数。( √ )

(45)数值比较器是用于比较两组二进制数大小的电路。( × )

(51)RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。( √ )

(52)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。( √ )

(53)对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( × )

(54)若要实现一个可暂停的一位二进制计数器,控制信号A=0计数,A=1保持,可选用T触发器,

且令T=A。( × )

(55)同步D触发器在CP=1期间,D端输入信号变化时,对输出Q端没有影响。( × )

(61)同步时序电路具有统一的时钟CP控制。( √ )

(62)十进制计数器由十个触发器组成。( √ )

(63)异步计数器的计数速度最快。( × )

第 2 页 共 10 页

电子信息工程学院 课程名称《数字电子技术》复习题

(64)4位二进制计数器也是一个十六分频电路。( √ )

(65)双向移位寄存器可同时执行左移和右移功能。( × )

(71)施密特触发器可用于将三角波变换成正弦波。( × )

(72)施密特触发器有两个稳态。( √ )

(73)多谐振荡器的输出信号的周期与阻容元件的参数成正比。( √ )

(74)石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。( × )

(75)单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。( × )

(81)D/A转换器的位数越多,转换精度越高。( √ )

(82)双积分型A/D转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。( √ )

(3)采样定理的规定是为了能不失真地恢复原模拟信号,而又不使电路过于复杂。( √ )

(84)A / D 转换器完成一次转换所需的时间越小,转换速度越慢。( × )

(85)A/D转换器的二进制数的位数越多,量化单位△越小。( √ )

得分 评卷人

三、单项选择题(每小题△△分,共△△分,将对的序号填入括号内,每小题只

有一个选项是对的,多选无效)

(1)要使与门输出恒为0,可将与门的一个输入端( A )。

A. 接0 B. 接1 C.接0、1都可以 D.输入端并联

(2)要使或门输出恒为1,可将或门的一个输入端( B )。

A. 接0 B. 接1 C.接0、1都可以 D.输入端并联

(3)要使异或门成为反相器时,则另一个输入端应接( B )。

A. 接0 B. 接1 C.接0、1都可以 D.两输入端并联

(4)集电极开路门(OC门)在使用时,输出端通过电阻接( B )。

A. 地 B. 电源 C. 输入端 D. 都不对

(5)以下电路中常用于总线应用的有( D )。

A. OC门 B. CMOS与非门 C. 漏极开路门 D. TSL门

(21)指出下列各式中哪个是3变量ABC的最小项(B)。

A. AB B. ABC C. AC D. A+B

(22)逻辑项

ABCD

的逻辑相邻项为( A )

A.

ABCD

B.

ABCD

C.

ABCD

D.

ABCD

(23)实现逻辑函数

YABCD

需要用( B )

A. 两个与非门 B. 三个与非门 C. 两个或非门 D. 三个或非门

(24)使逻辑函数取值

Y

A

BC

(

A

B

)

为1的变量取值是( C )

A. 001 B. 101 C. 011 D. 111

(25)函数

Y

1

ABBCAC

Y2ABBCAC

,( D )

A. 互为对偶式 B. 互为反函数 C. 相等 D. A、B、C都不对

(31)若在编码器中有50个编码对象,则要求输出二进制代码位数为( B )位。

第 3 页 共 10 页

电子信息工程学院 课程名称《数字电子技术》复习题

A.5 B.6 C.10 D.50

(32)一个16选一的数据选择器,其地址输入(选择控制输入)端有( C )个。

A.1 B.2 C.4 D.16

(34)用四选一数据选择器实现函数Y=

A

1

A

0

A

1

A

0

,应使( A )。

A.D

0

=D

2

=0,D

1

=D

3

=1 B.D

0

=D

2

=1,D

1

=D

3

=0

C.D

0

=D

1

=0,D

2

=D

3

=1 D.D

0

=D

1

=1,D

2

=D

3

=0

(35)八路数据分配器,其地址输入端有( C )个。

A.1 B.2 C.3 D.4 E.8

(41)1010的基数是( B )

A、10 B、2 C、16 D、任意数

(42)二进制数的权值是( D )

A、10的幂 B、8的幂 C、16的幂 D、2的幂

(43)和4位串行进位加法器相比,使用4位超前进位加法器的目的是(B)

A、完成4位加法运算 B、提高加法运算速度

C、完成串并行加法运算 D、完成加法运算自动进位

(44)能对二进制数进行比较的电路是( A )

A、数值比较器 B、数据分配器 C、数据选择器 D、编码器

(45)8位串行进位加法器由( A )

A、8个全加器组成 B、8个半加器组成

C、4个全加器和4个半加器组成 D、16个全加器组成

(51)存储8位二进制信息要 D 个触发器。

A.2 B.3 C.4 D.8

(52)对于JK触发器,若J=K,则可完成 C 触发器的逻辑功能。

B.D C.T D.Tˊ

(53)欲使JK触发器按Q

n+1

=Q

n

工作,可使JK触发器的输入端 ABDF 。

A.J=K=0 B.J=Q,K=

Q

C.J=

Q

,K=Q D.J=Q,K=0 E.J=0,K=

Q

(54)欲使D触发器按Q

n+1

=

Q

n

工作,应使输入D= D 。

A.0 B.1 C.Q D.

Q

(55)为实现将JK触发器转换为D触发器,应使 A 。

A.J=D,K=

D

B. K=D,J=

D

C.J=K=D D.J=K=

D

(61)同步计数器和异步计数器比较,同步计数器的显著优点是 A 。

A.工作速度高 B.触发器利用率高

C.电路简单 D.不受时钟CP控制。

(62)把一个五进制计数器与一个四进制计数器串联可得到 D 进制计数器。

A.4 B.5 C.9 D.20

(63)8位移位寄存器,串行输入时经 D 个脉冲后,8位数码全部移入寄存

器中。

A.1 B.2 C.4 D.8

第 4 页 共 10 页

电子信息工程学院 课程名称《数字电子技术》复习题

(64)一位8421BCD码计数器至少需要 B 个触发器。

A.3 B.4 C.5 D.10

(65)加/减计数器的功能是( A )

A.既能进行加法计数又能进行减法计数

B.加法计数和减法计数同时进行

C.既能进行二进制计数又能进行十进制计数

D.既能进行同步计数又能进行异步计数

(71)多谐振荡器可产生 B 。

A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波

(72)石英晶体多谐振荡器的突出优点是 C 。

A.速度高 B.电路简单 C.振荡频率稳定 D.输出波形边沿陡峭

(73)555定时器可以组成 ABC 。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 触发器

(74)用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,

回差电压为 B 。

A.3.33V B.5V C.6.66V D.10V

(75)以下各电路中, B 可以产生脉冲定时。

A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.石英晶体多谐振荡

(81)

R-2R

倒T型电阻网络D/A转换器中的阻值为( B )

A. 分散值 B.R和2R

C. 2R和3R D.R和R/2

(82) 将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的

过程称为 A 。

A.采样 B.量化 C.保持 D.编码

(83)用二进制码表示指定离散电平的过程称为 D 。

A.采样 B.量化 C.保持 D.编码

(84)将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程

称为 B 。

A.采样 B.量化 C.保持 D.编码

(85)以下四种转换器, A 是A/D转换器且转换速度最高。

A.并联比较型 B.逐次逼近型 C.双积分型 D.施密特触发器

得分

四、 简答题(每小题△△分,共△△分)

1. 进行逻辑电路设计时,请问对与门和非门多余的输入端如何处理?

答:对于与门和与非门的多余输入端可直接或通过电阻接到电源Vcc上,或将多余的输入端与

评卷人

第 5 页 共 10 页

发布评论

评论列表 (0)

  1. 暂无评论