最新消息: USBMI致力于为网友们分享Windows、安卓、IOS等主流手机系统相关的资讯以及评测、同时提供相关教程、应用、软件下载等服务。

HP 6535S上电时序分析

IT圈 admin 31浏览 0评论

2024年9月23日发(作者:苗柔洁)

针对HP 6535S 北桥RS780 南桥SB700 集成显卡上电时序分

析,里面用的比较通俗的语言写的,写的也没什么水平,这是我第一

次写上电时序,可能有很多地方不对,如有不对的地方请大家指正

DC JACK接口 插上适配分后到Q1031的S极之间 分为 +VADPTR,经过一电感后

又分为+VADP 这几个电压在实际维修过程中的没有分的那么清楚

到了隔离保护这一块了Q1031和Q1025这个二个管子分别由ADP_EN#,ADPDRV#二

个信号控制,其中ADP_EN#是HP DC头适配器带的检测脚电压6V左右,通过U1024比较

器的第二部分进行比较后输出的一个低电平,是这样比较的,检测脚6V为反相与正相

+VADP通过R1287 R1286对地分压后大约在5V左右比较,负相>正相输出低电平正

ADP_EN#

ADP_EN#为低时,经过D1006 R1275 Q1022 R1277对+VADP进行分压导通Q1031到

Q1025D极

U

ADPDRV# 也是由U1018LMV321这样的一个比较器进行比较后导通Q1020,让ADPDRV#

变成了一个低电平后由R1289 R1290分压导通Q1025 到达公共点+BAT,这个电压到了

TPS51120供电,并发出2V的基准电压2VREF和V3AL V5AL二个线性电压,V3AL主要

是给BIOS EC供电,SB的RTC供电,V5AL一些转换,比较器之类的供电

这样可以保

证部分模块处于激活状态,来实现一些功能例如读取电池电量和温度

信息

下面是比较重要的二个信号 ADP_PRES AC_AND_CHG

这二个信号是适配器电压分压后与2VREF进行比较 得出的

ADP_PRES :

ADP-PRES输出,供给于SMSC KBC1091,提醒EC适配

器供电,EC接收到这个信号之后会发出一个CHGCTRL_3信给BQ24740M

同时EC便会出KBC_PWR_ON去开启TPS51120产生3VA,5VA同时也到

达南桥,他又和和SLP-S3#-3R经过U1009NC7S02M5X,让Q1008完成

+V3A到+V3-LAN的转变,这里MOS作用是来放大电流,给后级的网卡

负载使用。

AC-AND-CHG 主要是和ADP_PRES二个一起控制Q1027

Q1053 当二个信号都为高电平时说明采用适配器供电,那么

Q1051就不会导通,电池就不会放电,反之为低时又会通过U1026

非门得到BATCON 这个信号会到达EC,传达电池供电,当然就不会

发出KBC_PWR_ON,这也是为什么在电池供电时没有V3A V5A

下面说说充电芯片U1021 BQ24740

+VBAT通过R10这个电阻有人叫取样电阻,也有叫电流检测电阻,阻

值很少,但是不能0欧代换的,用来检测电流的变化,分别到达芯片

上ACIN ACP,28 PVCC,10脚输出基准,同时1脚也会变低电平之后,

随着ADP_PRES的产生到达EC ,EC通过系统管理总线

-MAIN对电池电量反馈和电池温度THM-MAIN的正常后,

如果需要充电,EC会发出一个CELLS我个人认为是一个允许充电信

号到达BQ24740 ,BQ24740 PWM电路开始工作控制Q1032 输出充电

电压

TPS 51120 :

22 VIN供电 , 4 RER基准 ,19为 +V3AL,21为 +V5AL电压

输出,

V3AL为开机做准备供电, 主要是供给EC ,SB的RTC电路 参与触

的BIOS 等

12 29这二个脚是用KBC_PWR_ON控制Q1041来开启,V3A V5A的产

V3A V5A 正常之后11脚就会出来一个好信号 RSMRST# 这个信号的作

用相信大家都知道

这个信号用于重置供电恢复逻辑

,这个信号到EC,也到

SB ,我看过一个贴子说这个信号不正常会影响51120发烫,我的理解

是如果这个信号是告诉EC SB V3A V5A正常了,如果不正常被拉低,

那TPS 51120就是会加大PWM电路和调节输出,导致芯片发烫。

下面是上电部分:

这个AMD平台的跟INTEL平台的有点不一样,一面我大概说一下

此时,EC有+V3AL 后晶振也起振了,RSMRST#的到来,南桥在有

+V3AL RTC工作,晶振也起振,进入待机状态, 开关键上有3.3V +VAL

这信号也就是PWR_SWIN#_3

当按下开关后,PWR_SWIN#_3有了高低高的跳变,这个跳变信号到

达EC 79脚,同时也通过U1027门电路应该是用来延时,转成一个跳

变信号到达南桥

这个就跟INTEL不太一样的,这个PWR_BIN#信号并不是由EC发出,

而是直接到把信号跳变给南桥,激活南桥内部ACP / WAKE UP EVENTS

模块,发出待机时电压控制信号SLP_S5#_3R ,SLP_S3#_3R,当然

能发出这些信号,EC ,SB自身必须满足工作条件,没有存在短路

SLP_S5#_3R 待机开启电压拉高时为3.3V,

1, 他到达 U44 ,U1003, U1004 ,U1011 4个N沟道的MOS管

的EN脚上,开启USB 供电,这说明USB在待机时电压是存在的

2, 到达Q73 控制极 导通Q73 拉低 R456 2脚电压,使Q71截

止,转换成SLP_S5#_5R 反之那个SLP_S5_FPR 就会变成低电平

那个SLP_S5_FRP 在待机时,也就是SLP_S5#_3R 为代电平时,为高

电平他控制着Q1057的PCIE_WAKE#我个人觉得这个信号是用来支持

网络唤醒的

SLP_S5#_5R为高电平他首先到了U6 TPS51117的1脚EN_PSV,去开

启内在的供电+1.8V 这里就不在说明51117PWM 电路的工作条件

了。当+1.8V产生后,6脚输出一个V1.8_GOOD 电源好信号这个是说

明+1.8V正常产生了

SLP_S5#_5R 还到达U9 TPS51100的开启脚,这个芯片用来转换内存

的VREF电压 +V0.9S

ADP_PRES这个信号也是南桥发出只是相比SLP_S5#_3R 要晚一点,

在际过程中没办法测量先后,他首先要到达EC的105脚 告诉EC要

发出系统供电了,此外这个信号还到功放芯片,充电芯片上,具体什

么作用也没去管,然后还跟ADP_PRES这个信号经过一个或非门后去

控制网卡的供电

此外最重要的是SLP_S3#_3R 与V1.8_GOOD 联合起来去控制Q39

对地导通对+VBATR 分压去控制Q31这颗NPN三极实现转变成

GATE-5S GATE-3S 这二个信号具体电路如下

这个板子我在维修中就是因为SLP_S3#-3R 对地70欧,最后发现是

一个小芯片坏了拉低了拆后阻值正常,但触发后这个信号电压上不

来,最后更换南桥后此信号触发后为3.3V ,这个信号电压上不来同

样会影响V1.8_GOOD 的产生

GATE-5S GATE-3S 这二个信号又去控制

Q70 +V5A转成+V5S,————GATE-5S

Q56 +V3A转成+V3S,-------GATE-5S

Q33 +1.8转成+v1.8s -------GATE-3S

V5S和V1.8S 正常产生后共同到达U15 LMV33与2VREF进行比较后输

出一个很重要的信号PWR_GOOD_3 至于是怎么比较输出的,一般是正

相大过负相2VREF 时输出高电平在通过+V3S上拉得到PWR_GOOD_3,

其中R199回路反馈

PWR_GOOD_3 出来了

1他将去开启 U1017 MAX8792 得到+VCC_CORE_NB北桥核心供电,

输出SYS_PWRGD 好信号

2 到达U19 TPS51124 开启 +VCC_NB 北桥供电和+V1.2S 同样也

会输出一个好信号V1.2S_PG

V1.2S_PG同时又会去控制U25 RT9018 目的是将V3A转成V1.2A

同时V1.2A通过Q54转换成V1.2S ,这二个电压都受 V1.2S_PG控制

3 去U1013转成开启信号后去到Q1014 到这个MOS主要是为了让

V1.2S转换成V1.1S 并发出SYS_PWRGD

终于到了CPU供电了 U1016 MAX17009 CPU核心供电芯片 说一下

主要的几个脚首先供电28 23 ,LDT_PG由SB发出经过一电阻转成

CPU_PWRGD_SVID_REG 到芯片16 相当接收到外前面电压的一个好信

号。后才开始工作 ,39, 40 8 ,9 ,11,12 这些脚都是与北桥

信号的读取交换,3脚为EN开启PWR_GOOD_3 ,这些条件正常后PWM

电路工作后输出CPU核心电压。1.2V左右,

1脚输出SYS_PWRGD好信号到EC 78脚,EC接到好信号后,60脚就

是发出SB_PWRGD给南桥,说明所以电压以正常产生后面的复位待

续。。。。。。

2024年9月23日发(作者:苗柔洁)

针对HP 6535S 北桥RS780 南桥SB700 集成显卡上电时序分

析,里面用的比较通俗的语言写的,写的也没什么水平,这是我第一

次写上电时序,可能有很多地方不对,如有不对的地方请大家指正

DC JACK接口 插上适配分后到Q1031的S极之间 分为 +VADPTR,经过一电感后

又分为+VADP 这几个电压在实际维修过程中的没有分的那么清楚

到了隔离保护这一块了Q1031和Q1025这个二个管子分别由ADP_EN#,ADPDRV#二

个信号控制,其中ADP_EN#是HP DC头适配器带的检测脚电压6V左右,通过U1024比较

器的第二部分进行比较后输出的一个低电平,是这样比较的,检测脚6V为反相与正相

+VADP通过R1287 R1286对地分压后大约在5V左右比较,负相>正相输出低电平正

ADP_EN#

ADP_EN#为低时,经过D1006 R1275 Q1022 R1277对+VADP进行分压导通Q1031到

Q1025D极

U

ADPDRV# 也是由U1018LMV321这样的一个比较器进行比较后导通Q1020,让ADPDRV#

变成了一个低电平后由R1289 R1290分压导通Q1025 到达公共点+BAT,这个电压到了

TPS51120供电,并发出2V的基准电压2VREF和V3AL V5AL二个线性电压,V3AL主要

是给BIOS EC供电,SB的RTC供电,V5AL一些转换,比较器之类的供电

这样可以保

证部分模块处于激活状态,来实现一些功能例如读取电池电量和温度

信息

下面是比较重要的二个信号 ADP_PRES AC_AND_CHG

这二个信号是适配器电压分压后与2VREF进行比较 得出的

ADP_PRES :

ADP-PRES输出,供给于SMSC KBC1091,提醒EC适配

器供电,EC接收到这个信号之后会发出一个CHGCTRL_3信给BQ24740M

同时EC便会出KBC_PWR_ON去开启TPS51120产生3VA,5VA同时也到

达南桥,他又和和SLP-S3#-3R经过U1009NC7S02M5X,让Q1008完成

+V3A到+V3-LAN的转变,这里MOS作用是来放大电流,给后级的网卡

负载使用。

AC-AND-CHG 主要是和ADP_PRES二个一起控制Q1027

Q1053 当二个信号都为高电平时说明采用适配器供电,那么

Q1051就不会导通,电池就不会放电,反之为低时又会通过U1026

非门得到BATCON 这个信号会到达EC,传达电池供电,当然就不会

发出KBC_PWR_ON,这也是为什么在电池供电时没有V3A V5A

下面说说充电芯片U1021 BQ24740

+VBAT通过R10这个电阻有人叫取样电阻,也有叫电流检测电阻,阻

值很少,但是不能0欧代换的,用来检测电流的变化,分别到达芯片

上ACIN ACP,28 PVCC,10脚输出基准,同时1脚也会变低电平之后,

随着ADP_PRES的产生到达EC ,EC通过系统管理总线

-MAIN对电池电量反馈和电池温度THM-MAIN的正常后,

如果需要充电,EC会发出一个CELLS我个人认为是一个允许充电信

号到达BQ24740 ,BQ24740 PWM电路开始工作控制Q1032 输出充电

电压

TPS 51120 :

22 VIN供电 , 4 RER基准 ,19为 +V3AL,21为 +V5AL电压

输出,

V3AL为开机做准备供电, 主要是供给EC ,SB的RTC电路 参与触

的BIOS 等

12 29这二个脚是用KBC_PWR_ON控制Q1041来开启,V3A V5A的产

V3A V5A 正常之后11脚就会出来一个好信号 RSMRST# 这个信号的作

用相信大家都知道

这个信号用于重置供电恢复逻辑

,这个信号到EC,也到

SB ,我看过一个贴子说这个信号不正常会影响51120发烫,我的理解

是如果这个信号是告诉EC SB V3A V5A正常了,如果不正常被拉低,

那TPS 51120就是会加大PWM电路和调节输出,导致芯片发烫。

下面是上电部分:

这个AMD平台的跟INTEL平台的有点不一样,一面我大概说一下

此时,EC有+V3AL 后晶振也起振了,RSMRST#的到来,南桥在有

+V3AL RTC工作,晶振也起振,进入待机状态, 开关键上有3.3V +VAL

这信号也就是PWR_SWIN#_3

当按下开关后,PWR_SWIN#_3有了高低高的跳变,这个跳变信号到

达EC 79脚,同时也通过U1027门电路应该是用来延时,转成一个跳

变信号到达南桥

这个就跟INTEL不太一样的,这个PWR_BIN#信号并不是由EC发出,

而是直接到把信号跳变给南桥,激活南桥内部ACP / WAKE UP EVENTS

模块,发出待机时电压控制信号SLP_S5#_3R ,SLP_S3#_3R,当然

能发出这些信号,EC ,SB自身必须满足工作条件,没有存在短路

SLP_S5#_3R 待机开启电压拉高时为3.3V,

1, 他到达 U44 ,U1003, U1004 ,U1011 4个N沟道的MOS管

的EN脚上,开启USB 供电,这说明USB在待机时电压是存在的

2, 到达Q73 控制极 导通Q73 拉低 R456 2脚电压,使Q71截

止,转换成SLP_S5#_5R 反之那个SLP_S5_FPR 就会变成低电平

那个SLP_S5_FRP 在待机时,也就是SLP_S5#_3R 为代电平时,为高

电平他控制着Q1057的PCIE_WAKE#我个人觉得这个信号是用来支持

网络唤醒的

SLP_S5#_5R为高电平他首先到了U6 TPS51117的1脚EN_PSV,去开

启内在的供电+1.8V 这里就不在说明51117PWM 电路的工作条件

了。当+1.8V产生后,6脚输出一个V1.8_GOOD 电源好信号这个是说

明+1.8V正常产生了

SLP_S5#_5R 还到达U9 TPS51100的开启脚,这个芯片用来转换内存

的VREF电压 +V0.9S

ADP_PRES这个信号也是南桥发出只是相比SLP_S5#_3R 要晚一点,

在际过程中没办法测量先后,他首先要到达EC的105脚 告诉EC要

发出系统供电了,此外这个信号还到功放芯片,充电芯片上,具体什

么作用也没去管,然后还跟ADP_PRES这个信号经过一个或非门后去

控制网卡的供电

此外最重要的是SLP_S3#_3R 与V1.8_GOOD 联合起来去控制Q39

对地导通对+VBATR 分压去控制Q31这颗NPN三极实现转变成

GATE-5S GATE-3S 这二个信号具体电路如下

这个板子我在维修中就是因为SLP_S3#-3R 对地70欧,最后发现是

一个小芯片坏了拉低了拆后阻值正常,但触发后这个信号电压上不

来,最后更换南桥后此信号触发后为3.3V ,这个信号电压上不来同

样会影响V1.8_GOOD 的产生

GATE-5S GATE-3S 这二个信号又去控制

Q70 +V5A转成+V5S,————GATE-5S

Q56 +V3A转成+V3S,-------GATE-5S

Q33 +1.8转成+v1.8s -------GATE-3S

V5S和V1.8S 正常产生后共同到达U15 LMV33与2VREF进行比较后输

出一个很重要的信号PWR_GOOD_3 至于是怎么比较输出的,一般是正

相大过负相2VREF 时输出高电平在通过+V3S上拉得到PWR_GOOD_3,

其中R199回路反馈

PWR_GOOD_3 出来了

1他将去开启 U1017 MAX8792 得到+VCC_CORE_NB北桥核心供电,

输出SYS_PWRGD 好信号

2 到达U19 TPS51124 开启 +VCC_NB 北桥供电和+V1.2S 同样也

会输出一个好信号V1.2S_PG

V1.2S_PG同时又会去控制U25 RT9018 目的是将V3A转成V1.2A

同时V1.2A通过Q54转换成V1.2S ,这二个电压都受 V1.2S_PG控制

3 去U1013转成开启信号后去到Q1014 到这个MOS主要是为了让

V1.2S转换成V1.1S 并发出SYS_PWRGD

终于到了CPU供电了 U1016 MAX17009 CPU核心供电芯片 说一下

主要的几个脚首先供电28 23 ,LDT_PG由SB发出经过一电阻转成

CPU_PWRGD_SVID_REG 到芯片16 相当接收到外前面电压的一个好信

号。后才开始工作 ,39, 40 8 ,9 ,11,12 这些脚都是与北桥

信号的读取交换,3脚为EN开启PWR_GOOD_3 ,这些条件正常后PWM

电路工作后输出CPU核心电压。1.2V左右,

1脚输出SYS_PWRGD好信号到EC 78脚,EC接到好信号后,60脚就

是发出SB_PWRGD给南桥,说明所以电压以正常产生后面的复位待

续。。。。。。

发布评论

评论列表 (0)

  1. 暂无评论