最新消息: USBMI致力于为网友们分享Windows、安卓、IOS等主流手机系统相关的资讯以及评测、同时提供相关教程、应用、软件下载等服务。

H61时序

IT圈 admin 61浏览 0评论

2024年9月9日发(作者:完颜修诚)

H61时序

实时时钟供电

bt电池3v电压过r193电阻,进d11的1脚,从3脚输出+rtcvc,给pch的vccrtc

脚供电。#实时时钟复位

+rtcvcc送至clr_cmos跳线,经跳线帽至2脚,通过r87上拉,mc29延时获得3v的

rtcrst_l信号给pch的rtcrts#脚。

+rtcvcc另一路通过er29上拉,bc103延时得到3v的srtcrst_l信号给pch的

srtcrts#3.实时时钟晶振

pch获得vccrtc、rtcrts#后,自身给32k晶振供电,晶张明华奋产生32.768khz频

率给pch。

4.插上atx电源,电源输出待机供电5vsb_atx,通过qn10降压得到3vsb_io电压,

给io芯片的3vsb脚提供待机供电,使io的相关模块开始工作。3vsb_io另一路给前面板

接口6脚的开关信号上拉为高电平。5.短接开关产生高低高跳变开关信号pwrbtn_,过

r351后改名为-pwrbtn,送到io芯片75脚。

芯片获得-pwrbtn信号后,从16脚输入低电平5vsb_ctrl信号,5vsb_ctrl过电

阻r337送至ms1的4脚,并使ms1的3/56脚导通,给主板回赠5vsb待机供电。

7.5vsb通过u18(adj1085)降压输出3vsb待机供电。

8.3vsb送至pch,给pch的待机供电脚vccsus3_3提供更多供电,并且给深度休眠状

态供电脚vccdsw提供更多供电。3vsb同时送至io芯片的sys_3vsb脚提供更多待机供电。

输出待机电压好信号rsmrst_l,通过r275上拉为3.3v高电平,一路送到pch。

另一路过r276后送到pch的dpwrok脚,表示深度休眠供电正常。

从72脚输入多寡低LBP-pwron信号,送至pch的pwrbtn#脚,命令上电。

输出slp5_l、slp4_l、slp4_l信号,通过电阻上拉为3.3v高电平,slp3_l

改名为-slp3,送到io芯片71脚,表示允许上电。从76脚输出持续低电平的-

atx_pson_io信号,送到atx电源接口拉低绿线,使atx电源输出+12v、+5v、+3.3v等主

供电,完成上电。13.12v通过d24改名为vdimm_vcc,给pwm8的5脚供电,vdimm_vcc再

过d23给1脚供电,pwm8内部给7脚上拉高电平,pwm8开始工作从2脚、4脚分别输出上

管驱动和下管驱动,控制mn6、mn5交替导通,+dimm_5vdual过l24,再通过mn6、mn5降

压、l25和电容滤波后输出v_dimm内存供电。v_dimm通过er122、er124分压取样后,反

馈到pwm8的6脚进行调整v_dimm输出。

vcc给u15的5、6、7、8脚供电,v_dimm给u15的1脚供电,v_dimm通过er118、

er119压强获得0.75v电压,输出u15的3脚,u15已经开始工作从4脚输入0.75v的

ddr3_vtt内存功率供电。

14.vcc3过r235,送到d14降压得到2.5v的vccns_ref电压。

vccns_ref通过er90、er87分压后送至u10a的3脚(正向输出端的),3脚电压大

于2脚电压,1脚输入高电平,掌控mn3导通,v_dimm通过mn3升压获得1.05v的

+v_1p05_pch桥供电。再通过sr1更名为+v_1p05_me供电。

vccns_ref通过er86、er88分压后送到u10b的5脚(正向输入端),5脚电压大于6

脚电压,7脚输出高电平,控制mn2导通,vcc3通过mn2降压得到1.8v的+v_1p8_sfr桥

供电。

15.+12v_4p过r91电阻给pwm5的13脚供电,芯片内部给16脚供电,5v_8121通过

er31、er30压强获得0.3v电压给芯片11脚,芯片工作从15脚、12脚输入上管驱动和矛

状驱动信号,掌控mf1、mf2交错导通,vin通过mf1、mf2升压获得1.05v的v_cpuvtt总

线供电。总线供电平衡后pwm5从17脚输入高电平的vtt_pwrgd,则表示v_cpuvtt供电正

常。

_ref通过er74、er68分压后送到u9b的5脚(正向输入端),5脚电压大

于6脚电压,7脚输出高电平,控制mn1导通,v_cpuvtt通过mn1降压得到0.9v的+v_sa

供电。

通过r199给pwm6的41脚供电,+12v_4p通过r149、r148压强获得1.96v电

压,赠送给pwm6的48脚。

pch输出slp3_l高电平控制qn5导通,使qn6截止,vr_en通过r166上拉到avtt得

到高电平,pwm6开启工作从pwm1---pwm4脚分别输出pwm信号,送到驱动芯片pwm1、

pwm2、pwm3、pwm4,通过

驱动芯片后驱动mos管工作,将vin电压升压获得cpu核心供电vcore。

当vcore稳定后pwm6从40脚输出高电平的vr_ready信号,再改名为pch_syspwrok

送给pch的bj53脚,表示cpu供电正常。

电源输入5v高电平的atx_pwrgd信号,通过r225更名为atx_pwrgd_io,送至

io芯片的19脚,经内部切换从32脚输入pwrok信号,通过r198上拉为3.3v高电平,再更

名为pwrgd,送至pch的bj38脚和bc46脚,则表示主板供电正常.

内部时钟电路开始工作,发出时钟信号,分别给cpu、io、pcie等。

20.pch从bg46脚收到dram_pwrok信号,通过er113上拉为1.5v高电平,再更名为

dram_pwrok_cp送至cpu的aj19脚,通告内存掌控模块主板供电正常。pch再从d53收到

cpu_pwrok信号,通过r143上拉为1.05v高电平,再更名为cpu_pwrok_cp送至cpu的

j40脚,通告cpu核心模块主板供电正常。

从bk48脚发出高电平的平台复位信号pch_pltrst_l,改名为pltrst_l送到

io芯片的37脚,复位io芯片。

芯片经内部切换后从33脚收到sio_pci_rst-信号,通过r191上拉为高电平

3.3v。过r282电阻,送至qn12的b极,掌控qn12导通,将qn11、qn2的b极扎为低电

平,并使qn11、qn2同时截至。

qn11截止通过r237和r240分压后上拉,得到1.1v高电平的cpu_rst_l信号,改名

为cpu_rst_l_rc送到cpu的f36脚,复位cpu。

qn2截至通过r110上拉,获得3.3v高电平的pcie_rst-信号,送至pci-e插槽的a11

脚,登位pci-e设备。

pcie_rst-过r160改名为pci_rst_l,分别复位网卡、pci控制器、usb3.0控制器等。

供电、时钟、pg、登位正常后,已经开始工作。

2024年9月9日发(作者:完颜修诚)

H61时序

实时时钟供电

bt电池3v电压过r193电阻,进d11的1脚,从3脚输出+rtcvc,给pch的vccrtc

脚供电。#实时时钟复位

+rtcvcc送至clr_cmos跳线,经跳线帽至2脚,通过r87上拉,mc29延时获得3v的

rtcrst_l信号给pch的rtcrts#脚。

+rtcvcc另一路通过er29上拉,bc103延时得到3v的srtcrst_l信号给pch的

srtcrts#3.实时时钟晶振

pch获得vccrtc、rtcrts#后,自身给32k晶振供电,晶张明华奋产生32.768khz频

率给pch。

4.插上atx电源,电源输出待机供电5vsb_atx,通过qn10降压得到3vsb_io电压,

给io芯片的3vsb脚提供待机供电,使io的相关模块开始工作。3vsb_io另一路给前面板

接口6脚的开关信号上拉为高电平。5.短接开关产生高低高跳变开关信号pwrbtn_,过

r351后改名为-pwrbtn,送到io芯片75脚。

芯片获得-pwrbtn信号后,从16脚输入低电平5vsb_ctrl信号,5vsb_ctrl过电

阻r337送至ms1的4脚,并使ms1的3/56脚导通,给主板回赠5vsb待机供电。

7.5vsb通过u18(adj1085)降压输出3vsb待机供电。

8.3vsb送至pch,给pch的待机供电脚vccsus3_3提供更多供电,并且给深度休眠状

态供电脚vccdsw提供更多供电。3vsb同时送至io芯片的sys_3vsb脚提供更多待机供电。

输出待机电压好信号rsmrst_l,通过r275上拉为3.3v高电平,一路送到pch。

另一路过r276后送到pch的dpwrok脚,表示深度休眠供电正常。

从72脚输入多寡低LBP-pwron信号,送至pch的pwrbtn#脚,命令上电。

输出slp5_l、slp4_l、slp4_l信号,通过电阻上拉为3.3v高电平,slp3_l

改名为-slp3,送到io芯片71脚,表示允许上电。从76脚输出持续低电平的-

atx_pson_io信号,送到atx电源接口拉低绿线,使atx电源输出+12v、+5v、+3.3v等主

供电,完成上电。13.12v通过d24改名为vdimm_vcc,给pwm8的5脚供电,vdimm_vcc再

过d23给1脚供电,pwm8内部给7脚上拉高电平,pwm8开始工作从2脚、4脚分别输出上

管驱动和下管驱动,控制mn6、mn5交替导通,+dimm_5vdual过l24,再通过mn6、mn5降

压、l25和电容滤波后输出v_dimm内存供电。v_dimm通过er122、er124分压取样后,反

馈到pwm8的6脚进行调整v_dimm输出。

vcc给u15的5、6、7、8脚供电,v_dimm给u15的1脚供电,v_dimm通过er118、

er119压强获得0.75v电压,输出u15的3脚,u15已经开始工作从4脚输入0.75v的

ddr3_vtt内存功率供电。

14.vcc3过r235,送到d14降压得到2.5v的vccns_ref电压。

vccns_ref通过er90、er87分压后送至u10a的3脚(正向输出端的),3脚电压大

于2脚电压,1脚输入高电平,掌控mn3导通,v_dimm通过mn3升压获得1.05v的

+v_1p05_pch桥供电。再通过sr1更名为+v_1p05_me供电。

vccns_ref通过er86、er88分压后送到u10b的5脚(正向输入端),5脚电压大于6

脚电压,7脚输出高电平,控制mn2导通,vcc3通过mn2降压得到1.8v的+v_1p8_sfr桥

供电。

15.+12v_4p过r91电阻给pwm5的13脚供电,芯片内部给16脚供电,5v_8121通过

er31、er30压强获得0.3v电压给芯片11脚,芯片工作从15脚、12脚输入上管驱动和矛

状驱动信号,掌控mf1、mf2交错导通,vin通过mf1、mf2升压获得1.05v的v_cpuvtt总

线供电。总线供电平衡后pwm5从17脚输入高电平的vtt_pwrgd,则表示v_cpuvtt供电正

常。

_ref通过er74、er68分压后送到u9b的5脚(正向输入端),5脚电压大

于6脚电压,7脚输出高电平,控制mn1导通,v_cpuvtt通过mn1降压得到0.9v的+v_sa

供电。

通过r199给pwm6的41脚供电,+12v_4p通过r149、r148压强获得1.96v电

压,赠送给pwm6的48脚。

pch输出slp3_l高电平控制qn5导通,使qn6截止,vr_en通过r166上拉到avtt得

到高电平,pwm6开启工作从pwm1---pwm4脚分别输出pwm信号,送到驱动芯片pwm1、

pwm2、pwm3、pwm4,通过

驱动芯片后驱动mos管工作,将vin电压升压获得cpu核心供电vcore。

当vcore稳定后pwm6从40脚输出高电平的vr_ready信号,再改名为pch_syspwrok

送给pch的bj53脚,表示cpu供电正常。

电源输入5v高电平的atx_pwrgd信号,通过r225更名为atx_pwrgd_io,送至

io芯片的19脚,经内部切换从32脚输入pwrok信号,通过r198上拉为3.3v高电平,再更

名为pwrgd,送至pch的bj38脚和bc46脚,则表示主板供电正常.

内部时钟电路开始工作,发出时钟信号,分别给cpu、io、pcie等。

20.pch从bg46脚收到dram_pwrok信号,通过er113上拉为1.5v高电平,再更名为

dram_pwrok_cp送至cpu的aj19脚,通告内存掌控模块主板供电正常。pch再从d53收到

cpu_pwrok信号,通过r143上拉为1.05v高电平,再更名为cpu_pwrok_cp送至cpu的

j40脚,通告cpu核心模块主板供电正常。

从bk48脚发出高电平的平台复位信号pch_pltrst_l,改名为pltrst_l送到

io芯片的37脚,复位io芯片。

芯片经内部切换后从33脚收到sio_pci_rst-信号,通过r191上拉为高电平

3.3v。过r282电阻,送至qn12的b极,掌控qn12导通,将qn11、qn2的b极扎为低电

平,并使qn11、qn2同时截至。

qn11截止通过r237和r240分压后上拉,得到1.1v高电平的cpu_rst_l信号,改名

为cpu_rst_l_rc送到cpu的f36脚,复位cpu。

qn2截至通过r110上拉,获得3.3v高电平的pcie_rst-信号,送至pci-e插槽的a11

脚,登位pci-e设备。

pcie_rst-过r160改名为pci_rst_l,分别复位网卡、pci控制器、usb3.0控制器等。

供电、时钟、pg、登位正常后,已经开始工作。

发布评论

评论列表 (0)

  1. 暂无评论